FPGA Arria® V 5ASXB3

Especificaciones

Especificaciones de exportación

Elementos fundamentales

Especificaciones de E/S

Especificaciones de paquete

Información complementaria

Pedidos y cumplimiento

Información sobre especificaciones y pedidos

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C4G

  • MM# 999XDD
  • Código de especif. SRHC0
  • Código de pedido 5ASXBB3D4F31C4G
  • Versión A1
  • ID de contenido de MDDS 725713

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C5G

  • MM# 999XDF
  • Código de especif. SRHC1
  • Código de pedido 5ASXBB3D4F31C5G
  • Versión A1
  • ID de contenido de MDDS 696338

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31I5G

  • MM# 999XDG
  • Código de especif. SRHC2
  • Código de pedido 5ASXBB3D4F31I5G
  • Versión A1
  • ID de contenido de MDDS 725738

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C4G

  • MM# 999XDH
  • Código de especif. SRHC3
  • Código de pedido 5ASXBB3D4F35C4G
  • Versión A1
  • ID de contenido de MDDS 725594

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C5G

  • MM# 999XDJ
  • Código de especif. SRHC4
  • Código de pedido 5ASXBB3D4F35C5G
  • Versión A1
  • ID de contenido de MDDS 724835

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35I5G

  • MM# 999XDL
  • Código de especif. SRHC5
  • Código de pedido 5ASXBB3D4F35I5G
  • Versión A1
  • ID de contenido de MDDS 725773

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C4G

  • MM# 999XDM
  • Código de especif. SRHC6
  • Código de pedido 5ASXBB3D4F40C4G
  • Versión A1
  • ID de contenido de MDDS 725080

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C5G

  • MM# 999XDN
  • Código de especif. SRHC7
  • Código de pedido 5ASXBB3D4F40C5G
  • Versión A1
  • ID de contenido de MDDS 725302

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40I5G

  • MM# 999XDP
  • Código de especif. SRHC8
  • Código de pedido 5ASXBB3D4F40I5G
  • Versión A1
  • ID de contenido de MDDS 725982

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6G

  • MM# 999XDR
  • Código de especif. SRHC9
  • Código de pedido 5ASXBB3D6F31C6G
  • Versión A1
  • ID de contenido de MDDS 726263

Arria® V 5ASXB3 FPGA 5ASXBB3D6F35C6G

  • MM# 999XDT
  • Código de especif. SRHCA
  • Código de pedido 5ASXBB3D6F35C6G
  • Versión A1
  • ID de contenido de MDDS 725426

Arria® V 5ASXB3 FPGA 5ASXBB3D6F40C6G

  • MM# 999XDV
  • Código de especif. SRHCB
  • Código de pedido 5ASXBB3D6F40C6G
  • Versión A1
  • ID de contenido de MDDS 726178

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C4G

  • MM# 999XFA
  • Código de especif. SRHCQ
  • Código de pedido 5ASXFB3G4F35C4G
  • Versión A1
  • ID de contenido de MDDS 725330

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5G

  • MM# 999XFC
  • Código de especif. SRHCR
  • Código de pedido 5ASXFB3G4F35C5G
  • Versión A1
  • ID de contenido de MDDS 725293

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I3G

  • MM# 999XFD
  • Código de especif. SRHCS
  • Código de pedido 5ASXFB3G4F35I3G
  • Versión A1
  • ID de contenido de MDDS 725492

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I5G

  • MM# 999XFG
  • Código de especif. SRHCT
  • Código de pedido 5ASXFB3G4F35I5G
  • Versión A1
  • ID de contenido de MDDS 725178

Arria® V 5ASXB3 FPGA 5ASXFB3G6F35C6G

  • MM# 999XFH
  • Código de especif. SRHCU
  • Código de pedido 5ASXFB3G6F35C6G
  • Versión A1
  • ID de contenido de MDDS 726023

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4G

  • MM# 999XFJ
  • Código de especif. SRHCV
  • Código de pedido 5ASXFB3H4F40C4G
  • Versión A1
  • ID de contenido de MDDS 725220

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C5G

  • MM# 999XFK
  • Código de especif. SRHCW
  • Código de pedido 5ASXFB3H4F40C5G
  • Versión A1
  • ID de contenido de MDDS 726299

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I3G

  • MM# 999XFL
  • Código de especif. SRHCX
  • Código de pedido 5ASXFB3H4F40I3G
  • Versión A1
  • ID de contenido de MDDS 724927

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I5G

  • MM# 999XFM
  • Código de especif. SRHCY
  • Código de pedido 5ASXFB3H4F40I5G
  • Versión A1
  • ID de contenido de MDDS 724914

Arria® V 5ASXB3 FPGA 5ASXFB3H6F40C6G

  • MM# 999XFN
  • Código de especif. SRHCZ
  • Código de pedido 5ASXFB3H6F40C6G
  • Versión A1
  • ID de contenido de MDDS 725235

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C4G

  • MM# 999XG4
  • Código de especif. SRHDA
  • Código de pedido 5ASXMB3E4F31C4G
  • Versión A1
  • ID de contenido de MDDS 724928

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C5G

  • MM# 999XG5
  • Código de especif. SRHDB
  • Código de pedido 5ASXMB3E4F31C5G
  • Versión A1
  • ID de contenido de MDDS 725425

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I3G

  • MM# 999XG6
  • Código de especif. SRHDC
  • Código de pedido 5ASXMB3E4F31I3G
  • Versión A1
  • ID de contenido de MDDS 724911

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I5G

  • MM# 999XG8
  • Código de especif. SRHDD
  • Código de pedido 5ASXMB3E4F31I5G
  • Versión A1
  • ID de contenido de MDDS 724874

Arria® V 5ASXB3 FPGA 5ASXMB3E6F31C6G

  • MM# 999XG9
  • Código de especif. SRHDE
  • Código de pedido 5ASXMB3E6F31C6G
  • Versión A1
  • ID de contenido de MDDS 724894

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C4G

  • MM# 999XGA
  • Código de especif. SRHDF
  • Código de pedido 5ASXMB3G4F40C4G
  • Versión A1
  • ID de contenido de MDDS 725229

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C5G

  • MM# 999XGC
  • Código de especif. SRHDG
  • Código de pedido 5ASXMB3G4F40C5G
  • Versión A1
  • ID de contenido de MDDS 725950

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40I5G

  • MM# 999XGD
  • Código de especif. SRHDH
  • Código de pedido 5ASXMB3G4F40I5G
  • Versión A1
  • ID de contenido de MDDS 726012745791

Arria® V 5ASXB3 FPGA 5ASXMB3G6F40C6G

  • MM# 999XGF
  • Código de especif. SRHDJ
  • Código de pedido 5ASXMB3G6F40C6G
  • Versión A1
  • ID de contenido de MDDS 725777

Retirados y descontinuados

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6N

  • MM# 970586
  • Código de especif. SR8U1
  • Código de pedido 5ASXBB3D6F31C6N
  • Versión A1
  • ID de contenido de MDDS 693843

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5N

  • MM# 970588
  • Código de especif. SR8U3
  • Código de pedido 5ASXFB3G4F35C5N
  • Versión A1
  • ID de contenido de MDDS 702073

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4N

  • MM# 970589
  • Código de especif. SR8U4
  • Código de pedido 5ASXFB3H4F40C4N
  • Versión A1
  • ID de contenido de MDDS 696082

Información de cumplimiento de la normativa comercial

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Información sobre PCN

SR8U3

SRHCQ

SR8U1

SRHCY

SRHCX

SRHCW

SRHCV

SRHCU

SRHCT

SRHCS

SR8U4

SRHCR

SRHCA

SRHCB

SRHC1

SRHC0

SRHC9

SRHC8

SRHC7

SRHC6

SRHC5

SRHC4

SRHC3

SRHC2

SRHDB

SRHDA

SRHCZ

SRHDJ

SRHDH

SRHDG

SRHDF

SRHDE

SRHDD

SRHDC

Controladores y software

Software y controladores más recientes

Descargas disponibles:
Todas

Nombre

Página / Ver todo

Fecha de lanzamiento

La fecha en que se presentó inicialmente el producto.

Litografía

Litografía se refiere a la tecnología de semiconducción que se utiliza para fabricar el circuito integrado, indicada en nanómetros (nm), y es un indicador del tamaño de las funciones incluidas en el semiconductor.

Elementos lógicos (LE)

Los elementos lógicos (LE) son las unidades de lógica más pequeñas de la arquitectura Intel® FPGA. Los LE son compactos y proporcionan características avanzadas con un uso lógico eficiente.

Módulos lógicos adaptables (ALM)

El módulo lógico adaptable (ALM, por sus siglas en inglés) es el componente lógico básico en los dispositivos FPGA de Intel® compatibles y está diseñado para maximizar el desempeño y la utilización. Cada ALM tiene varios modos de funcionamiento diferentes y puede implementar una variedad de diferentes funciones lógicas combinatorias y secuenciales.

Registros del módulo lógico adaptativo (ALM)

Los registros de ALM son aquellos bits de registro (biestables) que están contenidos en los ALM y se utilizan para implementar la lógica secuencial.

Bucles con bloqueo de fase de tejido y E/S (PPL)

Los PLL de tejido y E/S se utilizan para simplificar el diseño y la implementación de las redes de relojes del tejido de FPGA Intel®, y también las redes de relojes asociadas con las celdas de E/S en el dispositivo.

Memoria integrada máxima

La capacidad total de todos los bloques de memoria integrados en el tejido programable del dispositivo FPGA Intel®.

Bloques de procesamiento de señal digital (DSP)

El bloque de procesamiento de señal digital (DSP, por sus siglas en inglés) es el componente matemático básico en los dispositivos FPGA Intel® compatibles y contiene acumuladores y multiplicadores de alto desempeño para implementar una variedad de funciones de procesamiento de señales digitales.

Formato de procesamiento de señal digital (DSP)

Según la familia de dispositivos FPGA Intel®, el bloque DSP es compatible con diferentes formatos como punto flotante duro, punto fijo duro, multiplicar y acumular, y solo multiplicar.

Sistema de procesador físico (HPS)

El Sistema de procesador físico (HPS, por sus siglas en inglés) es un sistema de CPU físico completo contenido dentro del tejido de FPGA Intel®.

Controladores de memoria física

Los controladores de memoria física se utilizan para habilitar los sistemas de memoria externa de alto desempeño conectados a FPGA Intel®. Un controlador de memoria física ahorra recursos de FPGA y potencia en comparación con el controlador de memoria virtual equivalente y es compatible con un funcionamiento de mayor frecuencia.

Interfaces de memoria externa (EMIF)

Protocolos de interfaz de memoria externa compatibles con el dispositivo FPGA Intel®.

Recuento máximo de E/S de usuarios

El número máximo de pines de E/S de propósito general en el dispositivo FPGA Intel®, en el paquete más grande.
† El recuento real puede ser menor según el paquete.

Compatibilidad con normas de E/S

Los estándares de interfaz de E/S de propósito general compatibles con el dispositivo FPGA Intel®.

Pares LVDS máximos

El número máximo de pares de LVDS que se pueden configurar en el dispositivo FPGA Intel®, en el paquete más grande. Consulte la documentación del dispositivo para conocer el recuento real de pares de RX y TX LVDS, por tipo de paquete.

Transceptores máximos de no regreso a cero (NRZ)

El número máximo de transceptores de NRZ en el dispositivo FPGA Intel®, en el paquete más grande disponible.
† El recuento real puede ser menor según el paquete.

Velocidad máxima de datos de no regreso a cero (NRZ)

Velocidad máxima de datos de NRZ que es compatible con los transceptores de NRZ.
† La velocidad de datos real puede ser menor según la marca de velocidad del transceptor.

Dirección IP física de protocolo de transceptor

Propiedad intelectual física disponible en el dispositivo FPGA Intel® para ser compatible con los transceptores seriales de alta velocidad. La dirección IP física de protocolo del transceptor ahorra recursos de FPGA y potencia en comparación con la IP virtual equivalente y simplifica la implementación del protocolo serial.

Seguridad de Bitstream FPGA

Según la familia de dispositivos Intel FPGA, hay diversas características de seguridad disponibles para evitar la copia del bitstream del cliente y detectar los intentos de manipular el dispositivo durante la operación.

Convertidor de análogo a digital

El convertidor de analógico a digital es un recurso de conversión de datos disponible en algunas familias de dispositivos Intel FPGA.

Opciones de embalaje

Los dispositivos FPGA Intel® están disponibles en diferentes tamaños de paquetes, con diferentes cantidades de E/S y transceptores, para satisfacer los requisitos de sistema del cliente.