FPGA Stratix® V 5SGSD3

Especificaciones

Especificaciones de exportación

Elementos fundamentales

Especificaciones de E/S

Especificaciones de paquete

Información complementaria

Pedidos y cumplimiento

Información sobre especificaciones y pedidos

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29I2G

  • MM# 999XH4
  • Código de especif. SRHE1
  • Código de pedido 5SGSMD3E1H29I2G
  • Versión A1
  • ID de contenido de MDDS 698717

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C3G

  • MM# 999XH5
  • Código de especif. SRHE2
  • Código de pedido 5SGSMD3E2H29C3G
  • Versión A1
  • ID de contenido de MDDS 699130

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3G

  • MM# 999XH6
  • Código de especif. SRHE3
  • Código de pedido 5SGSMD3E2H29I3G
  • Versión A1
  • ID de contenido de MDDS 695093

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2G

  • MM# 999XHL
  • Código de especif. SRHEE
  • Código de pedido 5SGSMD3E2H29C2G
  • Versión A1
  • ID de contenido de MDDS 694037

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2G

  • MM# 999XHN
  • Código de especif. SRHEF
  • Código de pedido 5SGSMD3E2H29I2G
  • Versión A1
  • ID de contenido de MDDS 699187

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2G

  • MM# 999XHR
  • Código de especif. SRHEG
  • Código de pedido 5SGSMD3E3H29C2G
  • Versión A1
  • ID de contenido de MDDS 697841

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2LG

  • MM# 999XHT
  • Código de especif. SRHEH
  • Código de pedido 5SGSMD3H1F35C2LG
  • Versión A1
  • ID de contenido de MDDS 725274

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3G

  • MM# 999XHV
  • Código de especif. SRHEJ
  • Código de pedido 5SGSMD3H3F35I3G
  • Versión A1
  • ID de contenido de MDDS 724878

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3LG

  • MM# 999XHW
  • Código de especif. SRHEK
  • Código de pedido 5SGSMD3H3F35I3LG
  • Versión A1
  • ID de contenido de MDDS 725774

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I4G

  • MM# 999XHX
  • Código de especif. SRHEL
  • Código de pedido 5SGSMD3H3F35I4G
  • Versión A1
  • ID de contenido de MDDS 725315

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3G

  • MM# 999XJD
  • Código de especif. SRHEY
  • Código de pedido 5SGSMD3E3H29I3G
  • Versión A1
  • ID de contenido de MDDS 699843

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C1G

  • MM# 999XJF
  • Código de especif. SRHEZ
  • Código de pedido 5SGSMD3H1F35C1G
  • Versión A1
  • ID de contenido de MDDS 725790

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2G

  • MM# 999XJG
  • Código de especif. SRHF0
  • Código de pedido 5SGSMD3H1F35C2G
  • Versión A1
  • ID de contenido de MDDS 726323

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C1G

  • MM# 999XJH
  • Código de especif. SRHF1
  • Código de pedido 5SGSMD3H2F35C1G
  • Versión A1
  • ID de contenido de MDDS 725819

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3G

  • MM# 999XJJ
  • Código de especif. SRHF2
  • Código de pedido 5SGSMD3H2F35I3G
  • Versión A1
  • ID de contenido de MDDS 726190

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C1G

  • MM# 999XJR
  • Código de especif. SRHF7
  • Código de pedido 5SGSMD3E1H29C1G
  • Versión A1
  • ID de contenido de MDDS 697086

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3G

  • MM# 999XJX
  • Código de especif. SRHFB
  • Código de pedido 5SGSMD3E3H29C3G
  • Versión A1
  • ID de contenido de MDDS 694679

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4G

  • MM# 999XK0
  • Código de especif. SRHFD
  • Código de pedido 5SGSMD3E3H29I4G
  • Versión A1
  • ID de contenido de MDDS 699684

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2G

  • MM# 999XK1
  • Código de especif. SRHFE
  • Código de pedido 5SGSMD3E1H29C2G
  • Versión A1
  • ID de contenido de MDDS 694668

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C1G

  • MM# 999XK3
  • Código de especif. SRHFF
  • Código de pedido 5SGSMD3E2H29C1G
  • Versión A1
  • ID de contenido de MDDS 695144

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C4G

  • MM# 999XK5
  • Código de especif. SRHFH
  • Código de pedido 5SGSMD3E3H29C4G
  • Versión A1
  • ID de contenido de MDDS 700467

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2LG

  • MM# 999XK6
  • Código de especif. SRHFJ
  • Código de pedido 5SGSMD3H2F35C2LG
  • Versión A1
  • ID de contenido de MDDS 724848

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3G

  • MM# 999XKK
  • Código de especif. SRHFU
  • Código de pedido 5SGSMD3H2F35C3G
  • Versión A1
  • ID de contenido de MDDS 724866

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2G

  • MM# 999XKL
  • Código de especif. SRHFV
  • Código de pedido 5SGSMD3H2F35I2G
  • Versión A1
  • ID de contenido de MDDS 724925

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3LG

  • MM# 999XKM
  • Código de especif. SRHFW
  • Código de pedido 5SGSMD3H2F35I3LG
  • Versión A1
  • ID de contenido de MDDS 726238

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2G

  • MM# 999XKN
  • Código de especif. SRHFX
  • Código de pedido 5SGSMD3H3F35C2G
  • Versión A1
  • ID de contenido de MDDS 726074

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2G

  • MM# 999XKZ
  • Código de especif. SRHG3
  • Código de pedido 5SGSMD3H1F35I2G
  • Versión A1
  • ID de contenido de MDDS 725358

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2G

  • MM# 999XL0
  • Código de especif. SRHG4
  • Código de pedido 5SGSMD3H2F35C2G
  • Versión A1
  • ID de contenido de MDDS 725489

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2LG

  • MM# 999XL1
  • Código de especif. SRHG5
  • Código de pedido 5SGSMD3H2F35I2LG
  • Versión A1
  • ID de contenido de MDDS 725348

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2LG

  • MM# 999XL2
  • Código de especif. SRHG6
  • Código de pedido 5SGSMD3H3F35C2LG
  • Versión A1
  • ID de contenido de MDDS 725672

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3G

  • MM# 999XL3
  • Código de especif. SRHG7
  • Código de pedido 5SGSMD3H3F35C3G
  • Versión A1
  • ID de contenido de MDDS 725877

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4G

  • MM# 999XL4
  • Código de especif. SRHG8
  • Código de pedido 5SGSMD3H3F35C4G
  • Versión A1
  • ID de contenido de MDDS 726281

Retirados y descontinuados

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2N

  • MM# 969565
  • Código de especif. SR80F
  • Código de pedido 5SGSMD3E1H29C2N
  • Versión A1
  • ID de contenido de MDDS 700496

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2LN

  • MM# 969566
  • Código de especif. SR80G
  • Código de pedido 5SGSMD3E2H29C2LN
  • Versión A1
  • ID de contenido de MDDS 696601

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2LN

  • MM# 969567
  • Código de especif. SR80H
  • Código de pedido 5SGSMD3E2H29I2LN
  • Versión A1
  • ID de contenido de MDDS 692336

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3N

  • MM# 969568
  • Código de especif. SR80J
  • Código de pedido 5SGSMD3E2H29I3N
  • Versión A1
  • ID de contenido de MDDS 701664

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3N

  • MM# 969570
  • Código de especif. SR80L
  • Código de pedido 5SGSMD3E3H29C3N
  • Versión A1
  • ID de contenido de MDDS 697426

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4N

  • MM# 969572
  • Código de especif. SR80N
  • Código de pedido 5SGSMD3E3H29I4N
  • Versión A1
  • ID de contenido de MDDS 695544

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2N

  • MM# 969574
  • Código de especif. SR80Q
  • Código de pedido 5SGSMD3H2F35I2N
  • Versión A1
  • ID de contenido de MDDS 694700744855

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3N

  • MM# 969575
  • Código de especif. SR80R
  • Código de pedido 5SGSMD3H3F35C3N
  • Versión A1
  • ID de contenido de MDDS 701705

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2L

  • MM# 969784
  • Código de especif. SR86W
  • Código de pedido 5SGSMD3E1H29C2L
  • Versión A1
  • ID de contenido de MDDS 697033

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2N

  • MM# 969787
  • Código de especif. SR86Z
  • Código de pedido 5SGSMD3H1F35C2N
  • Versión A1
  • ID de contenido de MDDS 700675

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2N

  • MM# 969789
  • Código de especif. SR871
  • Código de pedido 5SGSMD3H3F35C2N
  • Versión A1
  • ID de contenido de MDDS 700605

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2L

  • MM# 970675
  • Código de especif. SR8WN
  • Código de pedido 5SGSMD3E2H29C2L
  • Versión A1
  • ID de contenido de MDDS 694268

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3LN

  • MM# 970678
  • Código de especif. SR8WR
  • Código de pedido 5SGSMD3E2H29I3LN
  • Versión A1
  • ID de contenido de MDDS 695228

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2L

  • MM# 970679
  • Código de especif. SR8WS
  • Código de pedido 5SGSMD3E3H29C2L
  • Versión A1
  • ID de contenido de MDDS 693409

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2LN

  • MM# 970680
  • Código de especif. SR8WT
  • Código de pedido 5SGSMD3E3H29C2LN
  • Versión A1
  • ID de contenido de MDDS 697296

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2N

  • MM# 970682
  • Código de especif. SR8WV
  • Código de pedido 5SGSMD3H1F35I2N
  • Versión A1
  • ID de contenido de MDDS 702516

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3N

  • MM# 970683
  • Código de especif. SR8WW
  • Código de pedido 5SGSMD3H2F35C3N
  • Versión A1
  • ID de contenido de MDDS 699854

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4N

  • MM# 970684
  • Código de especif. SR8WX
  • Código de pedido 5SGSMD3H3F35C4N
  • Versión A1
  • ID de contenido de MDDS 698507

Información de cumplimiento de la normativa comercial

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Información sobre PCN

SRHF2

SRHF1

SRHF0

SRHEL

SRHEZ

SRHEY

SRHF7

SRHEK

SRHEJ

SRHEH

SRHEG

SRHEF

SRHEE

SR80N

SRHE3

SRHE2

SR80L

SRHE1

SR80J

SR80H

SR80G

SR80R

SR80Q

SR80F

SRHG5

SR8WT

SRHG4

SR8WS

SRHG3

SR8WR

SR871

SR8WN

SR86Z

SRHFX

SR86W

SR8WX

SRHFW

SRHG8

SR8WW

SRHFV

SRHG7

SR8WV

SRHFU

SRHG6

SRHFD

SRHFB

SRHFJ

SRHFH

SRHFF

SRHFE

Controladores y software

Software y controladores más recientes

Descargas disponibles:
Todas

Nombre

Página / Ver todo

Fecha de lanzamiento

La fecha en que se presentó inicialmente el producto.

Litografía

Litografía se refiere a la tecnología de semiconducción que se utiliza para fabricar el circuito integrado, indicada en nanómetros (nm), y es un indicador del tamaño de las funciones incluidas en el semiconductor.

Elementos lógicos (LE)

Los elementos lógicos (LE) son las unidades de lógica más pequeñas de la arquitectura Intel® FPGA. Los LE son compactos y proporcionan características avanzadas con un uso lógico eficiente.

Módulos lógicos adaptables (ALM)

El módulo lógico adaptable (ALM, por sus siglas en inglés) es el componente lógico básico en los dispositivos FPGA de Intel® compatibles y está diseñado para maximizar el desempeño y la utilización. Cada ALM tiene varios modos de funcionamiento diferentes y puede implementar una variedad de diferentes funciones lógicas combinatorias y secuenciales.

Registros del módulo lógico adaptativo (ALM)

Los registros de ALM son aquellos bits de registro (biestables) que están contenidos en los ALM y se utilizan para implementar la lógica secuencial.

Bucles con bloqueo de fase de tejido y E/S (PPL)

Los PLL de tejido y E/S se utilizan para simplificar el diseño y la implementación de las redes de relojes del tejido de FPGA Intel®, y también las redes de relojes asociadas con las celdas de E/S en el dispositivo.

Memoria integrada máxima

La capacidad total de todos los bloques de memoria integrados en el tejido programable del dispositivo FPGA Intel®.

Bloques de procesamiento de señal digital (DSP)

El bloque de procesamiento de señal digital (DSP, por sus siglas en inglés) es el componente matemático básico en los dispositivos FPGA Intel® compatibles y contiene acumuladores y multiplicadores de alto desempeño para implementar una variedad de funciones de procesamiento de señales digitales.

Formato de procesamiento de señal digital (DSP)

Según la familia de dispositivos FPGA Intel®, el bloque DSP es compatible con diferentes formatos como punto flotante duro, punto fijo duro, multiplicar y acumular, y solo multiplicar.

Controladores de memoria física

Los controladores de memoria física se utilizan para habilitar los sistemas de memoria externa de alto desempeño conectados a FPGA Intel®. Un controlador de memoria física ahorra recursos de FPGA y potencia en comparación con el controlador de memoria virtual equivalente y es compatible con un funcionamiento de mayor frecuencia.

Interfaces de memoria externa (EMIF)

Protocolos de interfaz de memoria externa compatibles con el dispositivo FPGA Intel®.

Recuento máximo de E/S de usuarios

El número máximo de pines de E/S de propósito general en el dispositivo FPGA Intel®, en el paquete más grande.
† El recuento real puede ser menor según el paquete.

Compatibilidad con normas de E/S

Los estándares de interfaz de E/S de propósito general compatibles con el dispositivo FPGA Intel®.

Pares LVDS máximos

El número máximo de pares de LVDS que se pueden configurar en el dispositivo FPGA Intel®, en el paquete más grande. Consulte la documentación del dispositivo para conocer el recuento real de pares de RX y TX LVDS, por tipo de paquete.

Transceptores máximos de no regreso a cero (NRZ)

El número máximo de transceptores de NRZ en el dispositivo FPGA Intel®, en el paquete más grande disponible.
† El recuento real puede ser menor según el paquete.

Velocidad máxima de datos de no regreso a cero (NRZ)

Velocidad máxima de datos de NRZ que es compatible con los transceptores de NRZ.
† La velocidad de datos real puede ser menor según la marca de velocidad del transceptor.

Dirección IP física de protocolo de transceptor

Propiedad intelectual física disponible en el dispositivo FPGA Intel® para ser compatible con los transceptores seriales de alta velocidad. La dirección IP física de protocolo del transceptor ahorra recursos de FPGA y potencia en comparación con la IP virtual equivalente y simplifica la implementación del protocolo serial.

Opciones de embalaje

Los dispositivos FPGA Intel® están disponibles en diferentes tamaños de paquetes, con diferentes cantidades de E/S y transceptores, para satisfacer los requisitos de sistema del cliente.