Intel® Cyclone® 10 10CL120 FPGA

規格

輸出規格

關鍵元件

I/O 規格

封裝規格

訂購與法遵

訂購與規格資訊

Intel® Cyclone® 10 10CL120 FPGA 10CL120YF780I7G

  • MM# 965474
  • 規格代碼 SR4KK
  • 訂購代碼 10CL120YF780I7G
  • 步進 A1
  • MDDS 內容 ID 745419694608

Intel® Cyclone® 10 10CL120 FPGA 10CL120YF780C8G

  • MM# 967739
  • 規格代碼 SR6GN
  • 訂購代碼 10CL120YF780C8G
  • 步進 A1
  • MDDS 內容 ID 746230702371

Intel® Cyclone® 10 10CL120 FPGA 10CL120ZF780I8G

  • MM# 967740
  • 規格代碼 SR6GP
  • 訂購代碼 10CL120ZF780I8G
  • 步進 A1
  • MDDS 內容 ID 694046

交易法遵資訊

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

PCN 資訊

SR4KK

SR6GP

SR6GN

驅動程式與軟體

最新驅動程式與軟體

可用的下載:
全部

姓名

推出日期

產品首次推出的日期。

光刻

光刻是指用於製造積體電路的半導體技術,單位為奈米 (nm),表示半導體上的功能大小。

邏輯元素 (LE)

邏輯元素 (LE) 是 Intel® FPGA 架構中最小的邏輯單元。LE 結構緊湊,提供具有高效邏輯使用的進階功能。

結構和 I/O 相鎖環路 (PLL)

結構和 IO PLL 用於簡化 Intel FPGA 結構中時脈網路的設計與實作,以及與裝置中 IO 電路方塊相關時脈網路的設計與實作。

最大嵌入式記憶體

Intel FPGA 裝置可程式化結構中所有嵌入式記憶體區塊的總容量。

數位訊號處理 (DSP) 區塊

數位訊號處理(DSP)區塊是支援 Intel FPGA 裝置內的數位建置區塊,包含高效能乘法器和累加器,可實作各種數位訊號處理功能。

數位訊號處理 (DSP) 格式

視 Intel FPGA 裝置家族而定,DSP 區塊支援不同的格式,例如硬浮點、硬固定點、乘法與累積,以及單純乘法。

使用者 I/O 數量上限

最大可用封裝 Intel FPGA 裝置中一般用途 I/O pin 的數量上限。
視封裝而定,實際計數可能較低。

I/O 標準支援

Intel FPGA 裝置支援的一般用途 I/O 介面標準。

最大 LVDS 對

最大可用封裝中,Intel FPGA 裝置可配置的 LVDS 對數量上限。如需依照封裝類型分的實際 RX 與 TX LVDS 對數,請參閱裝置說明文件。

封裝選項

Intel FPGA 裝置提供不同的封裝尺寸,IO 和收發器計數各異,可配合客戶的系統需求。