FPGA Intel® Agilex™ серии I 027

R29A

Спецификации

Усовершенствованные технологии

Спецификации корпуса

Дополнительная информация

  • URL-адрес для получения дополнительной информации Смотреть

Драйверы и ПО

Новейшие драйверы и ПО

Доступные загружаемые материалы:
Все

Имя

Дата выпуска

Дата выпуска продукта.

Литография

Литография указывает на полупроводниковую технологию, используемую для производства интегрированных наборов микросхем и отчет показывается в нанометре (нм), что указывает на размер функций, встроенных в полупроводник.

Элементы логики

Элементы логики представляют собой наименьшие единицы логики архитектуры Intel® FPGA. Элементы логики компактны и содержат расширенные функции для эффективного использования логики.

Модули ALM (Adaptive Logic Modules)

Адаптивный логический модуль (ALM) представляет собой логический блок для поддерживаемых устройств Intel® FPGA и предназначен для максимального повышения производительности и загруженности. Каждый ALM имеет несколько различных режимов работы и может выполнять различные комбинаторные и последовательные логические функции.

Регистры ALM (Adaptive Logic Module)

Регистры ALM — это биты регистров (flip-flops), которые содержатся в ALM и используются для реализации последовательной логики.

Интерфейс и PLL ввода-вывода (Phase-Locked Loops)

Коммутирующая матрица и ФАПЧ ввода-вывода используются для упрощения проектирования и внедрения сетей тактовых импульсов в коммутационной сети Intel® FPGA, а также сетей тактовых импульсов, связанных с ячейками ввода-вывода на устройстве.

Максимальная встраиваемая память

Общая емкость всех компоновочных блоков встроенной памяти в программируемую матрицу устройства Intel® FPGA.

Блоки DSP (Digital Signal Processing)

Блок цифровой обработки сигналов (DSP) — это математический компоновочный блок в устройстве Intel® FPGA, который содержит высокопроизводительные множители и сумматоры для реализации различных функций обработки цифровых сигналов.

Формат DSP (Digital Signal Processing)

В зависимости от семейства устройств Intel® FPGA блок DSP поддерживает различные форматы, такие как жесткая плавающая запятая, жесткая фиксированная запятая, умножение и суммирование, а также только умножение.

Система HPS (Hard Processor System)

Аппаратная процессорная система (HPS) — это комплексная аппаратная система процессоров в коммутационной сети Intel® FPGA.

Контролеры жесткой памяти

Контроллеры аппаратной памяти используются для возможности подключения высокопроизводительных систем внешней памяти к Intel® FPGA. Контроллер аппаратной памяти экономит мощность и ресурсы FPGA по сравнению с эквивалентным контроллером программной памяти, а также поддерживает работу на более высокой частоте.

Интерфейсы внешней памяти (EMIF)

Протоколы интерфейса внешней памяти, поддерживаемые устройством Intel® FPGA.

Максимальное количество линий ввода-вывода пользователя

Максимальное количество контактов ввода-вывода общего назначения на устройстве Intel® FPGA в самом большом доступном корпусе.
† Фактическое количество может быть ниже в зависимости от корпуса.

Поддержка стандартов ввода-вывода

Стандарты интерфейса ввода-вывода общего назначения, поддерживаемые устройством Intel® FPGA.

Максимум пар LVDS

Максимальное количество пар LVDS, которые можно настроить на устройстве Intel® FPGA в самом большом доступном корпусе. См. фактическое количество пар RX и TX LVDS в зависимости от типа корпуса в документации по устройствам.

Максимальное количество приемопередатчиков с кодированием без возврата к нулю (NRZ)

Максимальное количество приемопередатчиков NRZ на устройстве Intel® FPGA в самом большом доступном корпусе.
† Фактическое количество может быть ниже в зависимости от корпуса.

Максимальная скорость передачи данных с кодированием без возврата к нулю (NRZ)

Максимальная скорость передачи данных NRZ, поддерживаемая приемопередатчиками NRZ.
† Фактическая скорость передачи данных может быть ниже в зависимости от класса скорости приемопередатчика.

Максимальное количество приемопередатчиков с амплитудно-импульсной модуляцией (PAM4)

Максимальное количество приемопередатчиков PAM4 на устройстве Intel® FPGA в самом большом доступном корпусе.
† Фактическое количество может быть ниже в зависимости от корпуса.

Максимальная скорость передачи данных с амплитудно-импульсной модуляцией (PAM4)

Максимальная скорость передачи данных PAM4, поддерживаемая приемопередатчиками PAM4.
† Фактическая скорость передачи данных может быть ниже в зависимости от класса скорости приемопередатчика.

Фиксированный IP-адрес протокола приемопередатчика

Аппаратная интеллектуальная собственность, доступная на устройстве Intel® FPGA для поддержки высокоскоростных последовательных приемопередатчиков. Аппаратный IP-адрес протокола приемопередатчика экономит мощность и ресурсы FPGA по сравнению с эквивалентным программным IP и упрощает выполнение последовательного протокола.

Гиперрегистры

Гиперрегистры — это дополнительные биты регистров (flip-flops), расположенные в межсоединении некоторых семейств устройств Intel® FPGA, что позволяет повторно устанавливать тайминг и осуществлять конвейеризацию межсоединения для обеспечения более высокой тактовой частоты в коммутационной сети FPGA.

Безопасность битового потока FPGA

В зависимости от семейства устройства Intel® FPGA обладают различными функциями безопасности, которые предотвращают копирование битового потока клиентов и выявляют попытки вмешательства в их работу.

Параметры комплекта

Устройства Intel® FPGA выпускаются в корпусах различных размеров, с разным количеством систем ввода-вывода и приемопередатчиков, чтобы соответствовать системным требованиям заказчиков.