인텔® Agilex™ 7 FPGA F-시리즈 019
사양
인텔® 제품 비교
주요 정보
-
제품 컬렉션
인텔® Agilex™ 7 FPGA 및 SoC FPGA F-시리즈
-
상태
Launched
-
출시일
Q2'21
-
리소그래피
10 nm
CNDA 계정으로 로그인하여 추가 SKU 세부 정보 보기.
리소스
-
로직 요소(LE)
1918975
-
적응형 로직 모듈(ALM)
650500
-
적응형 로직 모듈(ALM) 레지스터
2602000
-
패브릭 및 I/O 위상 잠금 루프(PLL)
15
-
최대 임베디드 메모리
204 Mb
-
디지털 신호 처리(DSP) 블록
1354
-
디지털 신호 처리(DSP) 형식
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
-
하드 프로세서 시스템(HPS)
Quad-core 64 bit Arm* Cortex*-A53
-
하드 암호화 블록
2
-
하드 메모리 컨트롤러
예
-
외장 메모리 인터페이스(EMIF)
DDR4, QDR IV
I/O 사양
-
최대 사용자 I/O 수†
480
-
I/O 표준 지원
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
-
최대 LVDS 쌍
240
-
최대 비제로 복귀(NRZ) 트랜시버†
64
-
최대 비제로 복귀(NRZ) 데이터 속도†
32 Gbps
-
최대 펄스 진폭 변조(PAM4) 트랜시버†
48
-
최대 펄스 진폭 변조(PAM4) 데이터 속도†
58 Gbps
-
트랜시버 프로토콜 하드 IP
PCIe Gen4, 10/25/50/100/200/400G Ethernet
고급 기술
패키지 사양
-
패키지 옵션
R3184C
보조 정보
주문 및 규정 준수
CNDA 계정으로 로그인하여 추가 SKU 세부 정보 보기.
주문 및 사양 정보
무역 규정 준수 정보
- ECCN 제품에 따라 다름
- CCATS 제품에 따라 다름
- US HTS 8542390001
PCN 정보
SRMTA
- 99CALG PCN
SRMSU
- 99CAKX PCN
SRMSV
- 99CAKZ PCN
SRM38
- 99C1AZ PCN
SRMSS
- 99CAKV PCN
SRMST
- 99CAKW PCN
SRM5W
- 99C1W0 PCN
SRM68
- 99C1X4 PCN
SRM5X
- 99C1W1 PCN
SRM5Y
- 99C1W2 PCN
SRM5Z
- 99C1W3 PCN
SRM60
- 99C1WC PCN
SRM5P
- 99C1V1 PCN
SRM61
- 99C1WL PCN
SRM5Q
- 99C1V2 PCN
SRM62
- 99C1WM PCN
SRM5R
- 99C1V3 PCN
SRM63
- 99C1WN PCN
SRM5S
- 99C1V4 PCN
SRM64
- 99C1WP PCN
SRM5T
- 99C1VC PCN
SRM65
- 99C1WT PCN
SRM5U
- 99C1VX PCN
SRM66
- 99C1X1 PCN
SRM5V
- 99C1VZ PCN
SRM67
- 99C1X3 PCN
SRM5G
- 99C1TD PCN
SRM5H
- 99C1TF PCN
SRM5J
- 99C1TH PCN
SRM5K
- 99C1TM PCN
SRM5L
- 99C1TR PCN
SRM5M
- 99C1TT PCN
SRM5N
- 99C1V0 PCN
SRM5A
- 99C1T6 PCN
SRM5B
- 99C1T7 PCN
SRM5C
- 99C1T8 PCN
SRM5D
- 99C1T9 PCN
SRM5E
- 99C1TA PCN
SRM5F
- 99C1TC PCN
SRM4V
- 99C1RM PCN
SRM57
- 99C1T3 PCN
SRM4W
- 99C1RN PCN
SRM58
- 99C1T4 PCN
SRM4X
- 99C1RP PCN
SRM59
- 99C1T5 PCN
SRM4Y
- 99C1RR PCN
SRM4Z
- 99C1RT PCN
SRM50
- 99C1RV PCN
SRM51
- 99C1RW PCN
SRM52
- 99C1RX PCN
SRM53
- 99C1RZ PCN
SRM4S
- 99C1RJ PCN
SRM54
- 99C1T0 PCN
SRM4T
- 99C1RK PCN
SRM55
- 99C1T1 PCN
SRM4U
- 99C1RL PCN
SRM56
- 99C1T2 PCN
드라이버 및 소프트웨어
설명
유형
더 보기
OS
버전
날짜
모두
자세한 내용 보기
다운로드
다음에 대한 결과를 찾을 수 없음:
Y
/apps/intel/arksuite/template/arkProductPageTemplate
최신 드라이버 및 소프트웨어
출시일
제품이 처음 도입된 날짜.
리소그래피
리소그래피는 집적 회로 제조에 사용된 반도체 기술을 뜻하는 것으로 나노미터(nm) 단위로 표시되며, 이는 반도체에 내장되어 있는 기능의 크기를 나타냅니다.
로직 요소(LE)
로직 요소(LE)는 인텔® FPGA 아키텍처에서 가장 작은 로직 단위입니다. LE는 작으며 효율적인 로직 사용과 함께 고급 기능을 제공합니다.
적응형 로직 모듈(ALM)
적응형 논리 모듈(ALM)은 지원되는 인텔® FPGA 장치의 논리 구성 요소이며, 성능과 활용도를 모두 극대화하도록 설계되었습니다. 각 ALM에는 몇 가지 작동 모드가 있으며, 다양한 조합의 순차적인 논리 함수를 구현할 수 있습니다.
적응형 로직 모듈(ALM) 레지스터
ALM 레지스터는 ALM 내부에 있는 순차 논리 구현에 사용되는 레지스터 비트(플립플롭)입니다.
패브릭 및 I/O 위상 잠금 루프(PLL)
패브릭과 IO PLL은 Intel® FPGA 패브릭의 클럭 네트워크와 장치의 IO 셀과 관련된 클럭 네트워크의 설계 및 구현을 간소화하는 데 사용됩니다.
최대 임베디드 메모리
인텔® FPGA 장치의 프로그래밍 가능 패브릭에 포함된 모든 메모리 블록의 총용량입니다.
디지털 신호 처리(DSP) 블록
디지털 신호 처리(DSP) 블록은 지원되는 인텔® FPGA 장치의 수학적 구성 요소이며 다양한 디지털 신호 처리 함수를 구현하는 고성능 곱셈기와 누산기가 포함되어 있습니다.
디지털 신호 처리(DSP) 형식
DSP 블록은 인텔® FPGA 장치 제품군에 따라 하드 부동 소수점, 고정 소수점, 곱셈과 누적, 곱셈 전용 등 다양한 형식을 지원합니다.
하드 프로세서 시스템(HPS)
하드 프로세서 시스템(HPS)은 인텔® FPGA 패브릭에 포함된 완전한 하드 CPU 시스템입니다.
하드 메모리 컨트롤러
하드 메모리 컨트롤러는 Intel® FPGA에 연결된 고성능 외부 메모리 시스템을 활성화하는 데 사용됩니다. 하드 메모리 컨트롤러는 그에 상응하는 소프트 메모리 컨트롤러에 비해 전력과 FPGA 리소스를 절약하고, 더 높은 주파수 작동을 지원합니다.
외장 메모리 인터페이스(EMIF)
인텔® FPGA 장치에서 지원하는 외부 메모리 인터페이스 프로토콜입니다.
최대 사용자 I/O 수†
사용할 수 있는 가장 큰 패키지에서 인텔® FPGA 장치의 최대 범용 I/O 핀 수입니다.
† 실제 수는 패키지에 따라 더 낮을 수 있습니다.
I/O 표준 지원
인텔® FPGA 장치에서 지원하는 범용 I/O 인터페이스 표준입니다.
최대 LVDS 쌍
사용할 수 있는 가장 큰 패키지의 인텔® FPGA 장치에서 구성할 수 있는 LVDS 쌍의 최대 수입니다. 패키지 유형별 실제 RX와 TX LVDS 쌍의 수는 장치 설명서를 참조하십시오.
최대 비제로 복귀(NRZ) 트랜시버†
사용할 수 있는 가장 큰 패키지에서 인텔® FPGA 장치의 최대 NRSZ 트랜시버 수입니다.
† 실제 수는 패키지에 따라 더 낮을 수 있습니다.
최대 비제로 복귀(NRZ) 데이터 속도†
NRZ 트랜시버에서 지원하는 최대 NRZ 데이터 속도입니다.
† 실제 데이터 속도는 트랜시버 속도 등급에 따라 더 낮을 수 있습니다.
최대 펄스 진폭 변조(PAM4) 트랜시버†
사용할 수 있는 가장 큰 패키지에서 인텔® FPGA 장치의 최대 PAM4 트랜시버 수입니다.
† 실제 수는 패키지에 따라 더 낮을 수 있습니다.
최대 펄스 진폭 변조(PAM4) 데이터 속도†
PAM4 트랜시버에서 지원하는 최대 PAM4 데이터 속도입니다.
† 실제 데이터 속도는 트랜시버 속도 등급에 따라 더 낮을 수 있습니다.
트랜시버 프로토콜 하드 IP
인텔® FPGA 장치에서 고속 직렬 트랜시버를 지원하는 데 사용할 수 있는 하드 지적 재산권입니다. 트랜시버 프로토콜 하드 IP는 그에 상응하는 소프트 IP에 비해 전력과 FPGA 리소스를 절약하고 직렬 프로토콜의 구현을 간소화합니다.
하이퍼 레지스터
하이퍼 레지스터는 일부 인텔® FPGA 장치 제품군의 상호 연결망에 있는 추가 레지스터 비트(플립플롭)로, FPGA 패브릭에서 더 높은 클럭 주파수를 사용할 수 있도록 상호 연결망의 리타이밍과 파이프라이닝을 허용합니다.
FPGA 비트스트림 보안
인텔 FPGA 장치 제품군에 탑재된 다양한 보안 기능을 활용하여 고객의 비트스트림 복제를 방지하고 장치 작동 중 발생하는 변조 시도를 감지할 수 있습니다.
패키지 옵션
인텔® FPGA 장치는 고객 시스템 요구 사항에 맞게 다양한 IO, 트랜시버 수와 다양한 크기의 패키지로 제공됩니다.
제공된 모든 정보는 언제든 예고 없이 변경될 수 있습니다. 인텔은 언제든지 예고 없이 제조 라이프 사이클 및 사양과 제품 설명을 변경할 수 있습니다. 이곳의 정보는 "있는 그대로" 제공되며 인텔에서는 정보의 정확성과 제품 기능, 가용성, 작동 여부 또는 나열된 제품의 호환성 등에 관한 어떠한 표현이나 보증도 하지 않습니다. 특정 제품이나 시스템에 대한 자세한 정보는 시스템 공급업체에 문의하십시오.
인텔 분류는 일반, 교육 및 계획의 목적일 뿐이며, ECCN(수출 통제 분류 번호)와 HTS(미국 관세분류체계) 번호로 구성됩니다. 인텔 분류에 따른 모든 사용은 인텔에게 상환 청구하지 않으며 해당 ECCN 또는 HTS에 대한 대리 또는 보증으로 해석해서는 안됩니다. 수입업체 및/또는 수출업체는 거래의 정확한 분류를 판단할 책임이 있습니다.
제품 속성 및 기능에 대한 공식적인 정의는 데이터시트를 참조하십시오.
‡ 이 기능을 모든 컴퓨팅 시스템에서 사용할 수 있는 것은 아닙니다. 공급업체에 문의하여 시스템이 기능을 제공하는지 확인하거나 시스템 사양(마더보드, 프로세서, 칩셋, 전원 공급, HDD, 그래픽 컨트롤러, BIOS, 드라이버, 가상 머신 모니터(VMM), 플랫폼 소프트웨어 및 운영 체제)을 참조하여 기능 호환성을 확인하십시오. 기능, 성능 또는 기타 장점은 시스템 구성에 따라 달라집니다.
“알림” SKU는 제공되지 않습니다. 시장 공급 상황은 제품 출시일을 참고하십시오.