Stratix® V 5SGXA7 FPGA
사양
인텔® 제품 비교
사양 내보내기
주요 정보
-
제품 컬렉션
Stratix® V GX FPGA
-
상태
Launched
-
출시일
2010
-
리소그래피
28 nm
리소스
-
로직 요소(LE)
622000
-
적응형 로직 모듈(ALM)
234720
-
적응형 로직 모듈(ALM) 레지스터
938880
-
패브릭 및 I/O 위상 잠금 루프(PLL)
28
-
최대 임베디드 메모리
57.16 Mb
-
디지털 신호 처리(DSP) 블록
256
-
디지털 신호 처리(DSP) 형식
Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
-
하드 메모리 컨트롤러
아니요
-
외장 메모리 인터페이스(EMIF)
DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3
I/O 사양
-
최대 사용자 I/O 수†
840
-
I/O 표준 지원
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
-
최대 LVDS 쌍
420
-
최대 비제로 복귀(NRZ) 트랜시버†
48
-
최대 비제로 복귀(NRZ) 데이터 속도†
14.1 Gbps
-
트랜시버 프로토콜 하드 IP
PCIe Gen3
패키지 사양
-
패키지 옵션
F1152, F1517, F1932
보조 정보
-
데이터시트
Datasheet Group
-
추가 정보 URL
Product Table
주문 및 규정 준수
주문 및 사양 정보
판매 중단 및 단종
Stratix® V 5SGXA7 FPGA 5SGXEA7H3F35M4
- MM# 969047
- 사양 코드 SR7L6
- 주문 코드 5SGXEA7H3F35M4
- 스테핑 A1
- ECCN 3A991
- CCATS NA
Stratix® V 5SGXA7 FPGA 5SGXEA7K3F40M4
- MM# 970120
- 사양 코드 SR8EZ
- 주문 코드 5SGXEA7K3F40M4
- 스테핑 A1
- ECCN 3A991
- CCATS NA
Stratix® V 5SGXA7 FPGA 5SGXMA7N3F45I3LN
- MM# 970822
- 사양 코드 SR90Y
- 주문 코드 5SGXMA7N3F45I3LN