Intel® Arria® 10 GT 1150 FPGA

0 小売業者 X

仕様

リソース

  • ロジックエレメント (LE) 1150000
  • アダプティブ・ロジック・モジュール (ALM) 427200
  • アダプティブ・ロジック・モジュール (ALM) レジスター 1708800
  • ファブリックおよび I/O 位相ロックループ (PLL) 48
  • 最大エンベデッド・メモリー 65.7 Mb
  • デジタル信号処理 (DSP) ブロック 1518
  • デジタル信号処理 (DSP) フォーマット Multiply, Multiply and Accumulate, Variable Precision, Fixed Point (hard IP), Floating Point (hard IP)
  • ハード・メモリー・コントローラー はい
  • 外部メモリーのサポート (EMIF) DDR4, DDR3, QDR II, QDR II+, RLDRAM III, HMC, MoSys, QDR IV, LPDDR3, DDR3L

I/O 規格

  • 最大ユーザー I/O 数 624
  • I/O 標準サポート 3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL
  • 最大 LVDS ペア 312
  • 最大 NRZ トランシーバー 72
  • 最大 NRZ データレート 25.78 Gbps
  • トランシーバー・プロトコル・ハード IP PCIe Gen3

高度なテクノロジー

パッケージの仕様

  • パッケージオプション F1932

補足事項

オーダーとコンプライアンス情報

オーダー & スペック情報

Intel® Arria® 10 GT 1150 FPGA 10AT115S1F45E1SG

  • MM# 965546
  • スペックコード SR4MM
  • オーダーコード 10AT115S1F45E1SG
  • ステッピング A1

Intel® Arria® 10 GT 1150 FPGA 10AT115S2F45E2SG

  • MM# 965607
  • スペックコード SR4PB
  • オーダーコード 10AT115S2F45E2SG
  • ステッピング A1

トレード・コンプライアンス情報

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

製品仕様変更通知 (PCN)/ 材料宣言データシート (MDDS) 情報

ドライバーおよびソフトウェア

最新ドライバーとソフトウェア

利用可能なダウンロード:
すべて

名前

技術資料

発売日

製品が初めて導入された日。

リソグラフィー

リソグラフィーとは、集積回路の製造に使われる半導体技術のことです。プロセスの微細度を表す単位はナノメートル (nm) です。この値から、半導体に組込まれている機能サイズが分かります。

ロジックエレメント (LE)

ロジックエレメント (LE) は、インテル® FPGA アーキテクチャにおけるロジックの最小単位です。コンパクトな LE は、効率的なロジックの使用と高度な機能を提供します。

FPGA ビットストリーム・セキュリティー

インテル® FPGA デバイスファミリーによって、顧客のビットストリームのコピーを防止したり、動作中のデバイスへの不正操作を検出したりするさまざまなセキュリティー機能を使用することが可能です。