インテル® MAX® 10 10M04 FPGA
仕様
インテル®製品の比較
基本仕様
-
製品コレクション
インテル® MAX® 10 FPGA
-
ステータス
Launched
-
発売日
2014
-
リソグラフィー
55 nm
リソース
-
ロジックエレメント (LE)
4000
-
ファブリックおよび I/O 位相ロックループ (PLL)
2
-
最大エンベデッド・メモリー
189 Kb
-
デジタル信号処理 (DSP) フォーマット
Multiply
-
ハード・メモリー・コントローラー
いいえ
-
外部メモリー・インターフェイス (EMIF)
SRAM
-
ユーザー・フラッシュ・メモリー
はい
-
内部コンフィグレーション・ストレージ
はい
I/O 規格
-
最大ユーザーI/O数†
246
-
I/O 標準サポート
3.0 V to 3.3 V LVTTL, 1.0 V to 3.3 V LVCMOS, PCI, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, PPDS, BLVDS, TMDS, Sub-LVDS, SLVS, HiSpi
-
最大 LVDS ペア
15
高度なテクノロジー
パッケージの仕様
-
パッケージオプション
F256, U324, E144, M153, U169, U324
補足事項
オーダーとコンプライアンス情報
オーダー & スペック情報
トレード・コンプライアンス情報
- ECCN 製品によって異なる
- CCATS NA
- US HTS 8542390001
製品仕様変更通知 (PCN) 情報
SR7DC
- 968812 製品仕様変更通知 (PCN)
SR4DC
- 965255 製品仕様変更通知 (PCN)
SR4NM
- 965580 製品仕様変更通知 (PCN)
SR4DB
- 965254 製品仕様変更通知 (PCN)
SR4NK
- 965578 製品仕様変更通知 (PCN)
SREKW
- 983295 製品仕様変更通知 (PCN)
SR4NJ
- 965577 製品仕様変更通知 (PCN)
SR7DE
- 968814 製品仕様変更通知 (PCN)
SR7DD
- 968813 製品仕様変更通知 (PCN)
SR6GW
- 967747 製品仕様変更通知 (PCN)
SRCYZ
- 978981 製品仕様変更通知 (PCN)
SR6GZ
- 967750 製品仕様変更通知 (PCN)
SR6GY
- 967749 製品仕様変更通知 (PCN)
SRBJZ
- 973663 製品仕様変更通知 (PCN)
SRBJY
- 973662 製品仕様変更通知 (PCN)
SRBJX
- 973661 製品仕様変更通知 (PCN)
SRBJW
- 973660 製品仕様変更通知 (PCN)
SR4KU
- 965483 製品仕様変更通知 (PCN)
SR4KT
- 965482 製品仕様変更通知 (PCN)
SR4KS
- 965481 製品仕様変更通知 (PCN)
SRCYN
- 978970 製品仕様変更通知 (PCN)
SRKJF
- 99A9T7 製品仕様変更通知 (PCN)
SRKJG
- 99A9T8 製品仕様変更通知 (PCN)
SR5Z3
- 967129 製品仕様変更通知 (PCN)
SR5Z2
- 967128 製品仕様変更通知 (PCN)
SR5Z1
- 967127 製品仕様変更通知 (PCN)
SRBK1
- 973665 製品仕様変更通知 (PCN)
SRBK0
- 973664 製品仕様変更通知 (PCN)
ドライバーおよびソフトウェア
詳細
タイプ
詳細情報
OS
バージョン
日付
すべて
詳細を見る
ダウンロード
結果が見つかりません。検索条件:
Y
/apps/intel/arksuite/template/arkProductPageTemplate
最新ドライバーとソフトウェア
発売日
製品が初めて導入された日。
リソグラフィー
リソグラフィーとは、集積回路の製造に使われる半導体技術のことです。プロセスの微細度を表す単位はナノメートル (nm) です。この値から、半導体に組込まれている機能サイズが分かります。
ロジックエレメント (LE)
ロジックエレメント (LE) は、インテル® FPGA アーキテクチャにおけるロジックの最小単位です。コンパクトな LE は、効率的なロジックの使用と高度な機能を提供します。
ファブリックおよび I/O 位相ロックループ (PLL)
ファブリックおよび IO PLL は インテル® FPGA ファブリックのクロック・ネットワークと デバイスの IO セルに関連するクロック・ネットワークの設計と実装を簡素化するために使用されます
最大エンベデッド・メモリー
インテル® FPGA デバイスのプログラマブル・ファブリックにあるすべてのエンベデッド・メモリー・ブロックの合計容量です
デジタル信号処理 (DSP) フォーマット
インテル® FPGA デバイス・ファミリーによって、DSP ブロックはハード・フローティング・ポイント、ハード固定ポイント、乗算および累積、乗算のみなどの異なる形式をサポートします
ハード・メモリー・コントローラー
ハード・メモリー・コントローラーは インテルFPGAに接続されたハイパフォーマンス外部メモリー・システムを実現するために使用されますハード・メモリー・コントローラーは、同等のソフト・メモリー・コントローラーと比較して 消費電力とFPGAリソースを節約し より高いフリークエンシーでの動作をサポートします
外部メモリー・インターフェイス (EMIF)
インテル® FPGA デバイスがサポートする外部メモリー・インターフェイス・プロトコルです
ユーザー・フラッシュ・メモリー
ユーザー・フラッシュ・メモリーは、インテル® FPGA デバイスファミリーで利用できる不揮発性メモリーです。
内部コンフィグレーション・ストレージ
インテル® FPGA は、内部コンフィグレーション・ストレージまたは外部メモリーデバイスにコンフィグレーション・データを保存します。
最大ユーザーI/O数†
インテル® FPGA デバイスの汎用 I/O ピンの最大ナンバー (利用可能な最大パッケージの場合) です
†パッケージにより 実際のカウントはこれより少なくなる場合があります
I/O 標準サポート
インテル® FPGA デバイスがサポートする汎用 I/O インターフェイス規格です
最大 LVDS ペア
インテル® FPGA デバイスにコンフィギュレーション可能な LVDS ペアの最大ナンバーで 利用可能な最大パッケージの場合パッケージタイプ別の実際のRXおよびTX LVDSペア数については デバイスのドキュメントを参照してください
FPGA ビットストリーム・セキュリティー
インテル® FPGA デバイスファミリーによって、顧客のビットストリームのコピーを防止したり、動作中のデバイスへの不正操作を検出したりするさまざまなセキュリティー機能を使用することが可能です。
アナログ・デジタル・コンバーター
アナログ・デジタル・コンバーターは、インテル® FPGA デバイスファミリーで利用できるデータ・コンバーター・リソースです。
パッケージオプション
インテルFPGAデバイスは お客様のシステム要件に合わせて 異なるパッケージサイズ 異なるIOおよびトランシーバー数で提供されています
ご意見・ご要望
提供されているすべての情報は予告なしに変更されることがあります。インテル製品は随時、製造ライフサイクル、仕様、および製品の説明が予告なく変更される場合があります。ここに記載された情報は「現状」のまま提供されるものであり、インテルは情報の正確性、または製品の機能、利用可能性、機能性、記載された製品の互換性についていかなる表明も保証もいたしません。特定の製品やシステムの詳細については、各システムベンダーにお問い合わせください。
インテルの分類は一般的、教育的、計画的な目的のためだけであり、輸出管理分類番号 (ECCN) と統一関税品目 (HTS) 番号で構成されています。インテルの分類の取り扱いについては、インテルによらず、適切な ECCN または HTS について表明または保証を行うことを意味するものではありません。輸入業者または輸出業者は、取引の正確な分類を決定する責任を負うものとします。
製品の特性や機能の公式の定義については、データシートを参照してください。
‡ この機能は、コンピューティング・システムによっては利用できないことがあります。ご利用のシステムにこの機能が搭載されているかどうか、あるいは機能の互換性に関してシステム仕様 (マザーボード、プロセッサー、チップセット、電源、HDD、グラフィックス・コントローラー、メモリー、BIOS、ドライバー、仮想マシンモニター - VMM、プラットフォーム・ソフトウェア、およびオペレーティング・システム) を参照するには、システムベンダーにご確認ください。機能、パフォーマンス、この機能のその他の利点は、システム構成により異なります。
「発表済み」 SKUs はまだ使用できません。販売開始については、発売日を参照ください。