FPGA Cyclone® V 5CGXC5

Specifiche

Specifiche di I/O

Specifiche del package

Informazioni supplementari

Ordinazione e conformità

Informazioni su ordinazione e specifiche

Cyclone® V 5CGXC5 FPGA 5CGXBC5C6F23C7N

  • MM# 965696
  • Codice specifica SR4RX
  • Codice ordinazione 5CGXBC5C6F23C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6M13I7N

  • MM# 965707
  • Codice specifica SR4S8
  • Codice ordinazione 5CGXFC5C6M13I7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXFC5F6M11I7N

  • MM# 965708
  • Codice specifica SR4S9
  • Codice ordinazione 5CGXFC5F6M11I7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXBC5C6U19C7N

  • MM# 965961
  • Codice specifica SR4ZN
  • Codice ordinazione 5CGXBC5C6U19C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXBC5C7F27C8N

  • MM# 965962
  • Codice specifica SR4ZP
  • Codice ordinazione 5CGXBC5C7F27C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXBC5C7U19C8N

  • MM# 968215
  • Codice specifica SR6W4
  • Codice ordinazione 5CGXBC5C7U19C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6F23C7N

  • MM# 968222
  • Codice specifica SR6WB
  • Codice ordinazione 5CGXFC5C6F23C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6U19A7N

  • MM# 968223
  • Codice specifica SR6WC
  • Codice ordinazione 5CGXFC5C6U19A7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6U19C6N

  • MM# 968224
  • Codice specifica SR6WD
  • Codice ordinazione 5CGXFC5C6U19C6N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5F7M11C8N

  • MM# 968225
  • Codice specifica SR6WE
  • Codice ordinazione 5CGXFC5F7M11C8N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXBC5C7F23C8N

  • MM# 968354
  • Codice specifica SR705
  • Codice ordinazione 5CGXBC5C7F23C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6F23I7N

  • MM# 968776
  • Codice specifica SR7CC
  • Codice ordinazione 5CGXFC5C6F23I7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6F23C6N

  • MM# 968918
  • Codice specifica SR7GF
  • Codice ordinazione 5CGXFC5C6F23C6N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6U19I7N

  • MM# 968920
  • Codice specifica SR7GH
  • Codice ordinazione 5CGXFC5C6U19I7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6M13C7N

  • MM# 968921
  • Codice specifica SR7GG
  • Codice ordinazione 5CGXFC5C6M13C7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXFC5C7F27C8N

  • MM# 968923
  • Codice specifica SR7GJ
  • Codice ordinazione 5CGXFC5C7F27C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6F27C6N

  • MM# 968987
  • Codice specifica SR7JC
  • Codice ordinazione 5CGXFC5C6F27C6N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C7U19C8N

  • MM# 969100
  • Codice specifica SR7MT
  • Codice ordinazione 5CGXFC5C7U19C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXBC5C6F27C7N

  • MM# 970605
  • Codice specifica SR8UL
  • Codice ordinazione 5CGXBC5C6F27C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6F23A7N

  • MM# 970613
  • Codice specifica SR8UU
  • Codice ordinazione 5CGXFC5C6F23A7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6F27I7N

  • MM# 970614
  • Codice specifica SR8UV
  • Codice ordinazione 5CGXFC5C6F27I7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6M13C6N

  • MM# 970615
  • Codice specifica SR8UW
  • Codice ordinazione 5CGXFC5C6M13C6N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXFC5C7M13C8N

  • MM# 970616
  • Codice specifica SR8UX
  • Codice ordinazione 5CGXFC5C7M13C8N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXFC5F6M11C6N

  • MM# 970617
  • Codice specifica SR8UY
  • Codice ordinazione 5CGXFC5F6M11C6N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXFC5F6M11C7N

  • MM# 970618
  • Codice specifica SR8UZ
  • Codice ordinazione 5CGXFC5F6M11C7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6F27C7N

  • MM# 973760
  • Codice specifica SRBMT
  • Codice ordinazione 5CGXFC5C6F27C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C6U19C7N

  • MM# 973762
  • Codice specifica SRBMU
  • Codice ordinazione 5CGXFC5C6U19C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC5 FPGA 5CGXFC5C7F23C8N

  • MM# 973763
  • Codice specifica SRBMV
  • Codice ordinazione 5CGXFC5C7F23C8N
  • Stepping A1
  • ECCN 3A991

Informazioni sulla conformità commerciale

  • ECCN Varia in base al prodotto
  • CCATS NA
  • US HTS 8542390001

INFORMAZIONI SU PCN/MDDS

SR6W4

SR7JC

SR705

SR4RX

SR4S9

SR4S8

SRBMV

SR4ZP

SRBMU

SRBMT

SR4ZN

SR7GF

SR8UL

SR7MT

SR8UZ

SR8UY

SR8UX

SR7GJ

SR8UW

SR8UV

SR7GH

SR8UU

SR7CC

SR7GG

SR6WE

SR6WD

SR6WC

SR6WB

Driver e software

Driver e software più recenti

Download disponibili:
Tutto

Nome

Data di lancio

La data di introduzione del prodotto sul mercato.

Litografia

La litografia fa riferimento alla tecnologia per i semiconduttori impiegata per la produzione di circuiti integrati, riportata in nanometri (nm), che indica le dimensioni delle funzioni integrate nel semiconduttore.

Elementi logici (LE, Logic Element)

Gli elementi logici sono le unità logiche più piccole nell'architettura Intel® FPGA. Gli elementi logici sono compatti e forniscono funzionalità avanzate con un utilizzo efficiente della logica.

Moduli di logici adattiva (ALM, Adaptive Logic Module)

Il modulo logico adattivo (ALM) è l'elemento logico costitutivo nei dispositivi FPGA Intel® supportati ed è progettato per massimizzare sia le prestazioni che l'utilizzo. Ogni ALM ha diverse modalità di funzionamento e può implementare una varietà di funzioni logiche combinate e sequenziali.

Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)

I registri ALM corrispondono ai bit di registro (flip-flop) che sono contenuti all'interno degli ALM e utilizzati per implementare la logica sequenziale.

Phase-Locked Loop (PLL) fabric e I/O

I PLL di tipo Fabric e IO sono utilizzati per semplificare la progettazione e l'implementazione delle reti di clock nel tessuto FPGA Intel® e delle reti di clock associate alle cellule IO nel dispositivo.

Memoria massima integrata

La capacità totale di tutti i blocchi di memoria integrati nel tessuto programmabile del dispositivo FPGA Intel®.

Blocchi DSP (Digital Signal Processing)

Il blocco di elaborazione del segnale digitale (DSP) è l'elemento matematico costitutivo nei dispositivi FPGA Intel® supportati e contiene moltiplicatori e accumulatori ad alte prestazioni per l'implementazione di una grande varietà di funzioni di elaborazione del segnale digitale.

Formato DSP (Digital Signal Processing)

A seconda della famiglia di dispositivi FPGA Intel®, il blocco DSP supporta formati differenti (per esempio, virgola mobile rigida, virgola fissa, moltiplicazione-accumulo o solo accumulo).

Hard Memory Controller (HMC)

I controller di memoria rigida vengono utilizzati per abilitare sistemi di memoria di tipo esterno ad alte prestazioni collegati all'FPGA Intel®. Se paragonato al controller di memoria soft equivalente, il controller di memoria rigido riduce la potenza e le risorse FPGA e supporta il funzionamento a frequenze più elevate.

Interfacce di memoria esterne (EMIF)

I protocolli di interfaccia di memoria esterna supportati dal dispositivo FPGA Intel®.

Num. massimo di I/O utente

Il numero massimo di pin I/O general-purpose nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Supporto per gli standard I/O

Gli standard di interfaccia I/O general-purpose supportati dal dispositivo FPGA Intel®.

Numero massimo di coppie LVDS

Il numero massimo di coppie LVDS che possono essere configurate nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile). Per il numero di coppie LVDS RX e TX in base al tipo di pacchetto, occorre fare riferimento alla documentazione del dispositivo.

Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ)

Il numero massimo di ricetrasmettitori NRZ nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Velocità massima di trasferimento dati Non-Return to Zero (NRZ)

La frequenza di dati NRZ massima supportata dai ricetrasmettitori NRZ.
† La frequenza di dati reale potrebbe essere inferiore, a seconda del livello di velocità del ricetrasmettitore.

Hard IP protocollo ricetrasmettitore

Proprietà intellettuale (hard IP) disponibile nel dispositivo FPGA Intel® per supportare i ricetrasmettitori seriali ad alta velocità. Rispetto all'IP soft equivalente, l'IP rigido del protocollo di ricetrasmettitore consente di risparmiare potenza e risorse FPGA e semplifica l'implementazione del protocollo seriale.

Sicurezza del bitstream FPGA

In base alla famiglia di dispositivi FPGA Intel®, sono disponibili diverse funzionalità di sicurezza per prevenire la copia del bitstream dei clienti e rilevare i tentativi di manomissione del dispositivo durante il funzionamento.

Convertitore analogico-digitale

Il convertitore analogico-digitale è una risorsa di conversione dei dati disponibile in alcune famiglie di dispositivi FPGA Intel.

Opzioni package

I dispositivi FPGA Intel® presentano diverse dimensioni di pacchetti, con quantità di IO e ricetrasmettitori differenti, per soddisfare i requisiti di sistema dei clienti.