FPGA Cyclone® V 5CGXC9

Specifiche

Specifiche di I/O

Specifiche del package

Informazioni supplementari

Ordinazione e conformità

Informazioni su ordinazione e specifiche

Cyclone® V 5CGXC9 FPGA 5CGXBC9A6U19C7N

  • MM# 965700
  • Codice specifica SR4S1
  • Codice ordinazione 5CGXBC9A6U19C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9A7U19C8N

  • MM# 965701
  • Codice specifica SR4S2
  • Codice ordinazione 5CGXBC9A7U19C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19C7N

  • MM# 965710
  • Codice specifica SR4SB
  • Codice ordinazione 5CGXFC9A6U19C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9D6F27C7N

  • MM# 965711
  • Codice specifica SR4SC
  • Codice ordinazione 5CGXFC9D6F27C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9D6F27I7N

  • MM# 965712
  • Codice specifica SR4SD
  • Codice ordinazione 5CGXFC9D6F27I7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9D7F27C8N

  • MM# 965713
  • Codice specifica SR4SE
  • Codice ordinazione 5CGXFC9D7F27C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F35C7N

  • MM# 965714
  • Codice specifica SR4SF
  • Codice ordinazione 5CGXFC9E6F35C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9C7F23C8N

  • MM# 965965
  • Codice specifica SR4ZS
  • Codice ordinazione 5CGXBC9C7F23C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9D7F27C8N

  • MM# 965966
  • Codice specifica SR4ZT
  • Codice ordinazione 5CGXBC9D7F27C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9E6F35C7N

  • MM# 965967
  • Codice specifica SR4ZU
  • Codice ordinazione 5CGXBC9E6F35C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9C6F23I7N

  • MM# 965981
  • Codice specifica SR507
  • Codice ordinazione 5CGXFC9C6F23I7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F31I7N

  • MM# 965983
  • Codice specifica SR509
  • Codice ordinazione 5CGXFC9E6F31I7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9E7F35C8N

  • MM# 968217
  • Codice specifica SR6W6
  • Codice ordinazione 5CGXBC9E7F35C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19I7N

  • MM# 968231
  • Codice specifica SR6WL
  • Codice ordinazione 5CGXFC9A6U19I7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F35I7

  • MM# 968232
  • Codice specifica SR6WM
  • Codice ordinazione 5CGXFC9E6F35I7
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F35I7N

  • MM# 968233
  • Codice specifica SR6WN
  • Codice ordinazione 5CGXFC9E6F35I7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9E7F31C8N

  • MM# 968234
  • Codice specifica SR6WP
  • Codice ordinazione 5CGXFC9E7F31C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9D6F27C7N

  • MM# 968356
  • Codice specifica SR707
  • Codice ordinazione 5CGXBC9D6F27C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F31C7N

  • MM# 968363
  • Codice specifica SR70E
  • Codice ordinazione 5CGXFC9E6F31C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9E7F31C8N

  • MM# 968503
  • Codice specifica SR74B
  • Codice ordinazione 5CGXBC9E7F31C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9C6F23C7N

  • MM# 968971
  • Codice specifica SR7HZ
  • Codice ordinazione 5CGXFC9C6F23C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19I7

  • MM# 969104
  • Codice specifica SR7MW
  • Codice ordinazione 5CGXFC9A6U19I7
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9A7U19C8N

  • MM# 969106
  • Codice specifica SR7MX
  • Codice ordinazione 5CGXFC9A7U19C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9C6F23C7N

  • MM# 970607
  • Codice specifica SR8UN
  • Codice ordinazione 5CGXBC9C6F23C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXBC9E6F31C7N

  • MM# 970608
  • Codice specifica SR8UP
  • Codice ordinazione 5CGXBC9E6F31C7N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9C7F23C8N

  • MM# 970624
  • Codice specifica SR8V5
  • Codice ordinazione 5CGXFC9C7F23C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9E7F35C8N

  • MM# 970625
  • Codice specifica SR8V6
  • Codice ordinazione 5CGXFC9E7F35C8N
  • Stepping A1

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19A7N

  • MM# 973767
  • Codice specifica SRBMZ
  • Codice ordinazione 5CGXFC9A6U19A7N
  • Stepping A1

Informazioni sulla conformità commerciale

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

INFORMAZIONI SU PCN/MDDS

SR6W6

SR4S2

SR4S1

SR4ZU

SRBMZ

SR509

SR707

SR507

SR7MX

SR7MW

SR4ZT

SR4ZS

SR8UP

SR8UN

SR6WP

SR8V6

SR8V5

SR4SE

SR4SD

SR74B

SR4SC

SR4SB

SR6WN

SR6WM

SR70E

SR6WL

SR7HZ

SR4SF

Driver e software

Driver e software più recenti

Download disponibili:
Tutto

Nome

Data di lancio

La data di introduzione del prodotto sul mercato.

Litografia

La litografia fa riferimento alla tecnologia per i semiconduttori impiegata per la produzione di circuiti integrati, riportata in nanometri (nm), che indica le dimensioni delle funzioni integrate nel semiconduttore.

Elementi logici (LE, Logic Element)

Gli elementi logici sono le unità logiche più piccole nell'architettura Intel® FPGA. Gli elementi logici sono compatti e forniscono funzionalità avanzate con un utilizzo efficiente della logica.

Moduli di logici adattiva (ALM, Adaptive Logic Module)

Il modulo logico adattivo (ALM) è l'elemento logico costitutivo nei dispositivi FPGA Intel® supportati ed è progettato per massimizzare sia le prestazioni che l'utilizzo. Ogni ALM ha diverse modalità di funzionamento e può implementare una varietà di funzioni logiche combinate e sequenziali.

Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)

I registri ALM corrispondono ai bit di registro (flip-flop) che sono contenuti all'interno degli ALM e utilizzati per implementare la logica sequenziale.

Phase-Locked Loop (PLL) fabric e I/O

I PLL di tipo Fabric e IO sono utilizzati per semplificare la progettazione e l'implementazione delle reti di clock nel tessuto FPGA Intel® e delle reti di clock associate alle cellule IO nel dispositivo.

Memoria massima integrata

La capacità totale di tutti i blocchi di memoria integrati nel tessuto programmabile del dispositivo FPGA Intel®.

Blocchi DSP (Digital Signal Processing)

Il blocco di elaborazione del segnale digitale (DSP) è l'elemento matematico costitutivo nei dispositivi FPGA Intel® supportati e contiene moltiplicatori e accumulatori ad alte prestazioni per l'implementazione di una grande varietà di funzioni di elaborazione del segnale digitale.

Formato DSP (Digital Signal Processing)

A seconda della famiglia di dispositivi FPGA Intel®, il blocco DSP supporta formati differenti (per esempio, virgola mobile rigida, virgola fissa, moltiplicazione-accumulo o solo accumulo).

Hard Memory Controller (HMC)

I controller di memoria rigida vengono utilizzati per abilitare sistemi di memoria di tipo esterno ad alte prestazioni collegati all'FPGA Intel®. Se paragonato al controller di memoria soft equivalente, il controller di memoria rigido riduce la potenza e le risorse FPGA e supporta il funzionamento a frequenze più elevate.

Interfacce di memoria esterne (EMIF)

I protocolli di interfaccia di memoria esterna supportati dal dispositivo FPGA Intel®.

Num. massimo di I/O utente

Il numero massimo di pin I/O general-purpose nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Supporto per gli standard I/O

Gli standard di interfaccia I/O general-purpose supportati dal dispositivo FPGA Intel®.

Numero massimo di coppie LVDS

Il numero massimo di coppie LVDS che possono essere configurate nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile). Per il numero di coppie LVDS RX e TX in base al tipo di pacchetto, occorre fare riferimento alla documentazione del dispositivo.

Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ)

Il numero massimo di ricetrasmettitori NRZ nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Velocità massima di trasferimento dati Non-Return to Zero (NRZ)

La frequenza di dati NRZ massima supportata dai ricetrasmettitori NRZ.
† La frequenza di dati reale potrebbe essere inferiore, a seconda del livello di velocità del ricetrasmettitore.

Hard IP protocollo ricetrasmettitore

Proprietà intellettuale (hard IP) disponibile nel dispositivo FPGA Intel® per supportare i ricetrasmettitori seriali ad alta velocità. Rispetto all'IP soft equivalente, l'IP rigido del protocollo di ricetrasmettitore consente di risparmiare potenza e risorse FPGA e semplifica l'implementazione del protocollo seriale.

Sicurezza del bitstream FPGA

In base alla famiglia di dispositivi FPGA Intel®, sono disponibili diverse funzionalità di sicurezza per prevenire la copia del bitstream dei clienti e rilevare i tentativi di manomissione del dispositivo durante il funzionamento.

Convertitore analogico-digitale

Il convertitore analogico-digitale è una risorsa di conversione dei dati disponibile in alcune famiglie di dispositivi FPGA Intel.

Opzioni package

I dispositivi FPGA Intel® presentano diverse dimensioni di pacchetti, con quantità di IO e ricetrasmettitori differenti, per soddisfare i requisiti di sistema dei clienti.