FPGA Intel® Cyclone® 10 10CL120

Specifiche

Specifiche di I/O

Specifiche del package

Informazioni supplementari

Ordinazione e conformità

Informazioni su ordinazione e specifiche

Intel® Cyclone® 10 10CL120 FPGA 10CL120YF780I7G

  • MM# 965474
  • Codice specifica SR4KK
  • Codice ordinazione 10CL120YF780I7G
  • Stepping A1

Intel® Cyclone® 10 10CL120 FPGA 10CL120YF780C8G

  • MM# 967739
  • Codice specifica SR6GN
  • Codice ordinazione 10CL120YF780C8G
  • Stepping A1

Intel® Cyclone® 10 10CL120 FPGA 10CL120ZF780I8G

  • MM# 967740
  • Codice specifica SR6GP
  • Codice ordinazione 10CL120ZF780I8G
  • Stepping A1

Informazioni sulla conformità commerciale

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

INFORMAZIONI SU PCN/MDDS

SR4KK

SR6GP

SR6GN

Driver e software

Driver e software più recenti

Download disponibili:
Tutto

Nome

Data di lancio

La data di introduzione del prodotto sul mercato.

Litografia

La litografia fa riferimento alla tecnologia per i semiconduttori impiegata per la produzione di circuiti integrati, riportata in nanometri (nm), che indica le dimensioni delle funzioni integrate nel semiconduttore.

Elementi logici (LE, Logic Element)

Gli elementi logici sono le unità logiche più piccole nell'architettura Intel® FPGA. Gli elementi logici sono compatti e forniscono funzionalità avanzate con un utilizzo efficiente della logica.

Phase-Locked Loop (PLL) fabric e I/O

I PLL di tipo Fabric e IO sono utilizzati per semplificare la progettazione e l'implementazione delle reti di clock nel tessuto FPGA Intel® e delle reti di clock associate alle cellule IO nel dispositivo.

Memoria massima integrata

La capacità totale di tutti i blocchi di memoria integrati nel tessuto programmabile del dispositivo FPGA Intel®.

Blocchi DSP (Digital Signal Processing)

Il blocco di elaborazione del segnale digitale (DSP) è l'elemento matematico costitutivo nei dispositivi FPGA Intel® supportati e contiene moltiplicatori e accumulatori ad alte prestazioni per l'implementazione di una grande varietà di funzioni di elaborazione del segnale digitale.

Formato DSP (Digital Signal Processing)

A seconda della famiglia di dispositivi FPGA Intel®, il blocco DSP supporta formati differenti (per esempio, virgola mobile rigida, virgola fissa, moltiplicazione-accumulo o solo accumulo).

Num. massimo di I/O utente

Il numero massimo di pin I/O general-purpose nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Supporto per gli standard I/O

Gli standard di interfaccia I/O general-purpose supportati dal dispositivo FPGA Intel®.

Numero massimo di coppie LVDS

Il numero massimo di coppie LVDS che possono essere configurate nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile). Per il numero di coppie LVDS RX e TX in base al tipo di pacchetto, occorre fare riferimento alla documentazione del dispositivo.

Opzioni package

I dispositivi FPGA Intel® presentano diverse dimensioni di pacchetti, con quantità di IO e ricetrasmettitori differenti, per soddisfare i requisiti di sistema dei clienti.