FPGA Arria® V 5AGXB1
Specifiche
Confronta i prodotti Intel®
Di base
-
Raccolta di prodotti
FPGA Arria® V GX
-
Stato
Launched
-
Data di lancio
2011
-
Litografia
28 nm
Risorse
-
Elementi logici (LE, Logic Element)
300000
-
Moduli di logici adattiva (ALM, Adaptive Logic Module)
113208
-
Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)
452832
-
Phase-Locked Loop (PLL) fabric e I/O
12
-
Memoria massima integrata
16.952 Mb
-
Blocchi DSP (Digital Signal Processing)
920
-
Formato DSP (Digital Signal Processing)
Variable Precision
-
Hard Memory Controller (HMC)
Sì
-
Interfacce di memoria esterne (EMIF)
DDR II+, DDR2, DDR3, LPDDR, LPDDR2, QDR II, QDR II+, RLDRAM II, RLDRAM 3
Specifiche di I/O
-
Num. massimo di I/O utente†
704
-
Supporto per gli standard I/O
3.0 V to 3.3 V LVTTL, 1.2 V to 3.3 V LVCMOS, PCI, PCI-X, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL
-
Numero massimo di coppie LVDS
336
-
Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ) †
24
-
Velocità massima di trasferimento dati Non-Return to Zero (NRZ)†
6.5536 Gbps
-
Hard IP protocollo ricetrasmettitore
PCIe Gen2
Tecnologie avanzate
Specifiche del package
-
Opzioni package
F896, F1152, F1517
Informazioni supplementari
-
Datasheet
Datasheet Group
-
URL informazioni aggiuntive
Product Table
Ordinazione e conformità
Informazioni su ordinazione e specifiche
Ritirato e non più in produzione
Informazioni sulla conformità commerciale
- ECCN Varia in base al prodotto
- CCATS Varia in base al prodotto
- US HTS 8542390001
Informazioni PCN
SR6JH
- 967802 PCN
SR6TQ
- 968133 PCN
SR6JF
- 967800 PCN
SR6JE
- 967799 PCN
SRFPD
- 999G5W PCN
SRFP0
- 999G4R PCN
SRFML
- 999G2V PCN
SRFMK
- 999G2T PCN
SRFMJ
- 999G2R PCN
SRFMH
- 999G2P PCN
SRFMG
- 999G2N PCN
SRFMF
- 999G2L PCN
SRFP7
- 999G52 PCN
SR6TJ
- 968127 PCN
SRFP6
- 999G51 PCN
SRFP5
- 999G4Z PCN
SRFP4
- 999G4X PCN
SRFP3
- 999G4W PCN
SRFP2
- 999G4V PCN
SRFP1
- 999G4T PCN
SR7EB
- 968847 PCN
SRFLY
- 999G20 PCN
SRFLX
- 999G1Z PCN
SRFNZ
- 999G4P PCN
SRFLW
- 999G1X PCN
SRFNY
- 999G4N PCN
SRFLV
- 999G1V PCN
SRFLU
- 999G1T PCN
SRFME
- 999G2K PCN
SR4YK
- 965923 PCN
SR6UD
- 968156 PCN
SR6YH
- 968298 PCN
SRBLK
- 973718 PCN
SRFLT
- 999G1R PCN
SR4QJ
- 965648 PCN
SRFLS
- 999G1P PCN
SRFFL
- 999FFR PCN
SRFLR
- 999G1N PCN
SRFLQ
- 999G1M PCN
SRFLP
- 999G1L PCN
Driver e software
Descrizione
Tipo
Più contenuti
Sistema operativo
Versione
Data
Tutto
Visualizzate i dettagli
Download
Nessun risultato trovato per
Y
/apps/intel/arksuite/template/arkProductPageTemplate
Driver e software più recenti
Supporto
Data di lancio
La data di introduzione del prodotto sul mercato.
Litografia
La litografia fa riferimento alla tecnologia per i semiconduttori impiegata per la produzione di circuiti integrati, riportata in nanometri (nm), che indica le dimensioni delle funzioni integrate nel semiconduttore.
Elementi logici (LE, Logic Element)
Gli elementi logici sono le unità logiche più piccole nell'architettura Intel® FPGA. Gli elementi logici sono compatti e forniscono funzionalità avanzate con un utilizzo efficiente della logica.
Moduli di logici adattiva (ALM, Adaptive Logic Module)
Il modulo logico adattivo (ALM) è l'elemento logico costitutivo nei dispositivi FPGA Intel® supportati ed è progettato per massimizzare sia le prestazioni che l'utilizzo. Ogni ALM ha diverse modalità di funzionamento e può implementare una varietà di funzioni logiche combinate e sequenziali.
Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)
I registri ALM corrispondono ai bit di registro (flip-flop) che sono contenuti all'interno degli ALM e utilizzati per implementare la logica sequenziale.
Phase-Locked Loop (PLL) fabric e I/O
I PLL di tipo Fabric e IO sono utilizzati per semplificare la progettazione e l'implementazione delle reti di clock nel tessuto FPGA Intel® e delle reti di clock associate alle cellule IO nel dispositivo.
Memoria massima integrata
La capacità totale di tutti i blocchi di memoria integrati nel tessuto programmabile del dispositivo FPGA Intel®.
Blocchi DSP (Digital Signal Processing)
Il blocco di elaborazione del segnale digitale (DSP) è l'elemento matematico costitutivo nei dispositivi FPGA Intel® supportati e contiene moltiplicatori e accumulatori ad alte prestazioni per l'implementazione di una grande varietà di funzioni di elaborazione del segnale digitale.
Formato DSP (Digital Signal Processing)
A seconda della famiglia di dispositivi FPGA Intel®, il blocco DSP supporta formati differenti (per esempio, virgola mobile rigida, virgola fissa, moltiplicazione-accumulo o solo accumulo).
Hard Memory Controller (HMC)
I controller di memoria rigida vengono utilizzati per abilitare sistemi di memoria di tipo esterno ad alte prestazioni collegati all'FPGA Intel®. Se paragonato al controller di memoria soft equivalente, il controller di memoria rigido riduce la potenza e le risorse FPGA e supporta il funzionamento a frequenze più elevate.
Interfacce di memoria esterne (EMIF)
I protocolli di interfaccia di memoria esterna supportati dal dispositivo FPGA Intel®.
Num. massimo di I/O utente†
Il numero massimo di pin I/O general-purpose nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.
Supporto per gli standard I/O
Gli standard di interfaccia I/O general-purpose supportati dal dispositivo FPGA Intel®.
Numero massimo di coppie LVDS
Il numero massimo di coppie LVDS che possono essere configurate nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile). Per il numero di coppie LVDS RX e TX in base al tipo di pacchetto, occorre fare riferimento alla documentazione del dispositivo.
Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ) †
Il numero massimo di ricetrasmettitori NRZ nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.
Velocità massima di trasferimento dati Non-Return to Zero (NRZ)†
La frequenza di dati NRZ massima supportata dai ricetrasmettitori NRZ.
† La frequenza di dati reale potrebbe essere inferiore, a seconda del livello di velocità del ricetrasmettitore.
Hard IP protocollo ricetrasmettitore
Proprietà intellettuale (hard IP) disponibile nel dispositivo FPGA Intel® per supportare i ricetrasmettitori seriali ad alta velocità. Rispetto all'IP soft equivalente, l'IP rigido del protocollo di ricetrasmettitore consente di risparmiare potenza e risorse FPGA e semplifica l'implementazione del protocollo seriale.
Sicurezza del bitstream FPGA
In base alla famiglia di dispositivi FPGA Intel®, sono disponibili diverse funzionalità di sicurezza per prevenire la copia del bitstream dei clienti e rilevare i tentativi di manomissione del dispositivo durante il funzionamento.
Convertitore analogico-digitale
Il convertitore analogico-digitale è una risorsa di conversione dei dati disponibile in alcune famiglie di dispositivi FPGA Intel.
Opzioni package
I dispositivi FPGA Intel® presentano diverse dimensioni di pacchetti, con quantità di IO e ricetrasmettitori differenti, per soddisfare i requisiti di sistema dei clienti.
Fornisci il tuo feedback
Tutte le informazioni fornite sono soggette a modifica, in qualsiasi momento e senza preavviso. Intel può apportare modifiche al ciclo di vita produttivo, alle specifiche e alle descrizioni dei prodotti in qualsiasi momento e senza preavviso. Le informazioni vengono fornite "così come sono" e Intel non rilascia alcuna dichiarazione in merito né garantisce in alcun modo l'accuratezza dei dati né le caratteristiche, la disponibilità, la funzionalità o la compatibilità dei prodotti elencati. Per ulteriori informazioni su prodotti o sistemi specifici, contattare il relativo fornitore.
Le classificazioni Intel sono solo a scopo informativo e sono costituite da numeri ECCN (Export Control Classification Number) e da numeri HTS (Harmonized Tariff Schedule). Qualsiasi utilizzo delle classificazioni Intel viene fatto senza ricorrere a Intel e non sarà interpretato come una rappresentazione o garanzia per l'ECCN o HTS appropriato. La tua azienda, in qualità di importatore e/o esportatore, è responsabile della determinazione della corretta classificazione della transazione.
Fare riferimento al datasheet per le definizioni ufficiali delle funzioni e delle proprietà del prodotto.
‡ Questa funzione potrebbe non essere disponibile su tutti i sistemi. Per verificare la compatibilità del sistema in uso, contatta il fornitore del sistema oppure consulta le specifiche del sistema (scheda madre, processore, chipset, alimentatore, HDD, controller grafico, memoria, BIOS, driver, virtual machine monitor, piattaforma software e/o sistema operativo). Funzionalità, prestazioni e altri vantaggi di questa funzione possono variare in base alla configurazione del sistema.
Le SKU “annunciate” non sono ancora disponibili. Per informazioni sulla disponibilità sul mercato, fare riferimento alla data di lancio.