FPGA Stratix® V 5SGXB9

Specifiche

Specifiche di I/O

Specifiche del package

Informazioni supplementari

Ordinazione e conformità

Informazioni su ordinazione e specifiche

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2G

  • MM# 99A1MT
  • Codice specifica SRJL5
  • Codice ordinazione 5SGXEB9R1H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2LG

  • MM# 99A1MV
  • Codice specifica SRJL6
  • Codice ordinazione 5SGXEB9R1H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43I2G

  • MM# 99A1MW
  • Codice specifica SRJL7
  • Codice ordinazione 5SGXEB9R1H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2G

  • MM# 99A1MX
  • Codice specifica SRJL8
  • Codice ordinazione 5SGXEB9R2H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2LG

  • MM# 99A1MZ
  • Codice specifica SRJL9
  • Codice ordinazione 5SGXEB9R2H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C3G

  • MM# 99A1N0
  • Codice specifica SRJLA
  • Codice ordinazione 5SGXEB9R2H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2G

  • MM# 99A1N1
  • Codice specifica SRJLB
  • Codice ordinazione 5SGXEB9R2H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2LG

  • MM# 99A1N2
  • Codice specifica SRJLC
  • Codice ordinazione 5SGXEB9R2H43I2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3G

  • MM# 99A1N3
  • Codice specifica SRJLD
  • Codice ordinazione 5SGXEB9R2H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3LG

  • MM# 99A1N5
  • Codice specifica SRJLE
  • Codice ordinazione 5SGXEB9R2H43I3LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2G

  • MM# 99A1N6
  • Codice specifica SRJLF
  • Codice ordinazione 5SGXEB9R3H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LG

  • MM# 99A1N7
  • Codice specifica SRJLG
  • Codice ordinazione 5SGXEB9R3H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C3G

  • MM# 99A1N8
  • Codice specifica SRJLH
  • Codice ordinazione 5SGXEB9R3H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C4G

  • MM# 99A1N9
  • Codice specifica SRJLJ
  • Codice ordinazione 5SGXEB9R3H43C4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3G

  • MM# 99A1NA
  • Codice specifica SRJLK
  • Codice ordinazione 5SGXEB9R3H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3LG

  • MM# 99A1NC
  • Codice specifica SRJLL
  • Codice ordinazione 5SGXEB9R3H43I3LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I4G

  • MM# 99A1ND
  • Codice specifica SRJLM
  • Codice ordinazione 5SGXEB9R3H43I4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2G

  • MM# 99A1TV
  • Codice specifica SRJP6
  • Codice ordinazione 5SGXMB9R1H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2LG

  • MM# 99A1TW
  • Codice specifica SRJP7
  • Codice ordinazione 5SGXMB9R1H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2G

  • MM# 99A1TX
  • Codice specifica SRJP8
  • Codice ordinazione 5SGXMB9R1H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2G

  • MM# 99A1TZ
  • Codice specifica SRJP9
  • Codice ordinazione 5SGXMB9R2H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2LG

  • MM# 99A1V0
  • Codice specifica SRJPA
  • Codice ordinazione 5SGXMB9R2H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C3G

  • MM# 99A1V2
  • Codice specifica SRJPB
  • Codice ordinazione 5SGXMB9R2H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2G

  • MM# 99A1V3
  • Codice specifica SRJPC
  • Codice ordinazione 5SGXMB9R2H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2LG

  • MM# 99A1V4
  • Codice specifica SRJPD
  • Codice ordinazione 5SGXMB9R2H43I2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3G

  • MM# 99A1V5
  • Codice specifica SRJPE
  • Codice ordinazione 5SGXMB9R2H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2G

  • MM# 99A1V7
  • Codice specifica SRJPG
  • Codice ordinazione 5SGXMB9R3H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2LG

  • MM# 99A1V8
  • Codice specifica SRJPH
  • Codice ordinazione 5SGXMB9R3H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C3G

  • MM# 99A1V9
  • Codice specifica SRJPJ
  • Codice ordinazione 5SGXMB9R3H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C4G

  • MM# 99A1VA
  • Codice specifica SRJPK
  • Codice ordinazione 5SGXMB9R3H43C4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3G

  • MM# 99A1VC
  • Codice specifica SRJPL
  • Codice ordinazione 5SGXMB9R3H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LG

  • MM# 99A1VD
  • Codice specifica SRJPM
  • Codice ordinazione 5SGXMB9R3H43I3LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I4G

  • MM# 99A1VG
  • Codice specifica SRJPN
  • Codice ordinazione 5SGXMB9R3H43I4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3LG

  • MM# 99A237
  • Codice specifica SRJQF
  • Codice ordinazione 5SGXMB9R2H43I3LG
  • Stepping A1

Ritirato e non più in produzione

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2LN

  • MM# 966058
  • Codice specifica SR52G
  • Codice ordinazione 5SGXEB9R2H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3N

  • MM# 966059
  • Codice specifica SR52H
  • Codice ordinazione 5SGXEB9R2H43I3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C4N

  • MM# 966060
  • Codice specifica SR52J
  • Codice ordinazione 5SGXEB9R3H43C4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3L

  • MM# 966061
  • Codice specifica SR52K
  • Codice ordinazione 5SGXEB9R3H43I3L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2N

  • MM# 966234
  • Codice specifica SR57N
  • Codice ordinazione 5SGXMB9R2H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3N

  • MM# 966235
  • Codice specifica SR57P
  • Codice ordinazione 5SGXMB9R2H43I3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3LN

  • MM# 966486
  • Codice specifica SR5EF
  • Codice ordinazione 5SGXEB9R2H43I3LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2LN

  • MM# 966597
  • Codice specifica SR5HN
  • Codice ordinazione 5SGXMB9R2H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2LN

  • MM# 966598
  • Codice specifica SR5HP
  • Codice ordinazione 5SGXMB9R3H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I4N

  • MM# 968646
  • Codice specifica SR78J
  • Codice ordinazione 5SGXEB9R3H43I4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3N

  • MM# 969150
  • Codice specifica SR7P9
  • Codice ordinazione 5SGXEB9R3H43I3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2N

  • MM# 969261
  • Codice specifica SR7SJ
  • Codice ordinazione 5SGXMB9R1H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LN

  • MM# 969262
  • Codice specifica SR7SK
  • Codice ordinazione 5SGXMB9R3H43I3LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2LN

  • MM# 969263
  • Codice specifica SR7SH
  • Codice ordinazione 5SGXMB9R1H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2L

  • MM# 970500
  • Codice specifica SR8RH
  • Codice ordinazione 5SGXEB9R1H43C2L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2N

  • MM# 970501
  • Codice specifica SR8RJ
  • Codice ordinazione 5SGXEB9R1H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LN

  • MM# 970502
  • Codice specifica SR8RK
  • Codice ordinazione 5SGXEB9R3H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2LN

  • MM# 970835
  • Codice specifica SR91B
  • Codice ordinazione 5SGXMB9R2H43I2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I4N

  • MM# 970836
  • Codice specifica SR91C
  • Codice ordinazione 5SGXMB9R3H43I4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2N

  • MM# 971526
  • Codice specifica SRA5X
  • Codice ordinazione 5SGXEB9R2H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2L

  • MM# 971527
  • Codice specifica SRA5Y
  • Codice ordinazione 5SGXEB9R2H43I2L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3L

  • MM# 971528
  • Codice specifica SRA5Z
  • Codice ordinazione 5SGXEB9R2H43I3L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2N

  • MM# 971665
  • Codice specifica SRAA0
  • Codice ordinazione 5SGXMB9R2H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2N

  • MM# 972250
  • Codice specifica SR9W8
  • Codice ordinazione 5SGXEB9R2H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C3N

  • MM# 972251
  • Codice specifica SR9W9
  • Codice ordinazione 5SGXEB9R3H43C3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C3N

  • MM# 972570
  • Codice specifica SRANZ
  • Codice ordinazione 5SGXMB9R2H43C3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3LN

  • MM# 972571
  • Codice specifica SRAP0
  • Codice ordinazione 5SGXMB9R2H43I3LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2N

  • MM# 972572
  • Codice specifica SRAP1
  • Codice ordinazione 5SGXMB9R3H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C4N

  • MM# 972573
  • Codice specifica SRAP2
  • Codice ordinazione 5SGXMB9R3H43C4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43I2N

  • MM# 973967
  • Codice specifica SRBTS
  • Codice ordinazione 5SGXEB9R1H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C3N

  • MM# 973969
  • Codice specifica SRBTT
  • Codice ordinazione 5SGXEB9R2H43C3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2N

  • MM# 973970
  • Codice specifica SRBTV
  • Codice ordinazione 5SGXEB9R3H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2L

  • MM# 973971
  • Codice specifica SRBTU
  • Codice ordinazione 5SGXEB9R3H43C2L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2N

  • MM# 974137
  • Codice specifica SRC89
  • Codice ordinazione 5SGXMB9R1H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3N

  • MM# 974138
  • Codice specifica SRC8A
  • Codice ordinazione 5SGXMB9R3H43I3N
  • Stepping A1

Informazioni sulla conformità commerciale

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

INFORMAZIONI SU PCN/MDDS

SR8RK

SR8RJ

SR5HP

SR5HN

SRAP2

SRAP1

SRAP0

SR7P9

SR57P

SR8RH

SRJQF

SR57N

SR7SK

SRA5Z

SRJPM

SRA5Y

SRJLJ

SRJPN

SRA5X

SRBTV

SRJLK

SRBTU

SRJLL

SRBTT

SRJLM

SRBTS

SR52K

SR7SJ

SRJLA

SRJPE

SR52J

SRANZ

SRJLB

SR7SH

SRJLC

SRJPG

SR52H

SRJLD

SRJPH

SR52G

SRJLE

SRJLF

SRJPJ

SRJLG

SRJPK

SRJLH

SRJPL

SRJL9

SRJPA

SRJPB

SRJPC

SRJPD

SRJP6

SRJP7

SR9W9

SRJP8

SR9W8

SRJL5

SRJP9

SRJL6

SRJL7

SRJL8

SR91C

SR91B

SR5EF

SRAA0

SRC89

SRC8A

SR78J

Driver e software

Driver e software più recenti

Download disponibili:
Tutto

Nome

Data di lancio

La data di introduzione del prodotto sul mercato.

Litografia

La litografia fa riferimento alla tecnologia per i semiconduttori impiegata per la produzione di circuiti integrati, riportata in nanometri (nm), che indica le dimensioni delle funzioni integrate nel semiconduttore.

Elementi logici (LE, Logic Element)

Gli elementi logici sono le unità logiche più piccole nell'architettura Intel® FPGA. Gli elementi logici sono compatti e forniscono funzionalità avanzate con un utilizzo efficiente della logica.

Moduli di logici adattiva (ALM, Adaptive Logic Module)

Il modulo logico adattivo (ALM) è l'elemento logico costitutivo nei dispositivi FPGA Intel® supportati ed è progettato per massimizzare sia le prestazioni che l'utilizzo. Ogni ALM ha diverse modalità di funzionamento e può implementare una varietà di funzioni logiche combinate e sequenziali.

Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)

I registri ALM corrispondono ai bit di registro (flip-flop) che sono contenuti all'interno degli ALM e utilizzati per implementare la logica sequenziale.

Phase-Locked Loop (PLL) fabric e I/O

I PLL di tipo Fabric e IO sono utilizzati per semplificare la progettazione e l'implementazione delle reti di clock nel tessuto FPGA Intel® e delle reti di clock associate alle cellule IO nel dispositivo.

Memoria massima integrata

La capacità totale di tutti i blocchi di memoria integrati nel tessuto programmabile del dispositivo FPGA Intel®.

Blocchi DSP (Digital Signal Processing)

Il blocco di elaborazione del segnale digitale (DSP) è l'elemento matematico costitutivo nei dispositivi FPGA Intel® supportati e contiene moltiplicatori e accumulatori ad alte prestazioni per l'implementazione di una grande varietà di funzioni di elaborazione del segnale digitale.

Formato DSP (Digital Signal Processing)

A seconda della famiglia di dispositivi FPGA Intel®, il blocco DSP supporta formati differenti (per esempio, virgola mobile rigida, virgola fissa, moltiplicazione-accumulo o solo accumulo).

Hard Memory Controller (HMC)

I controller di memoria rigida vengono utilizzati per abilitare sistemi di memoria di tipo esterno ad alte prestazioni collegati all'FPGA Intel®. Se paragonato al controller di memoria soft equivalente, il controller di memoria rigido riduce la potenza e le risorse FPGA e supporta il funzionamento a frequenze più elevate.

Interfacce di memoria esterne (EMIF)

I protocolli di interfaccia di memoria esterna supportati dal dispositivo FPGA Intel®.

Num. massimo di I/O utente

Il numero massimo di pin I/O general-purpose nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Supporto per gli standard I/O

Gli standard di interfaccia I/O general-purpose supportati dal dispositivo FPGA Intel®.

Numero massimo di coppie LVDS

Il numero massimo di coppie LVDS che possono essere configurate nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile). Per il numero di coppie LVDS RX e TX in base al tipo di pacchetto, occorre fare riferimento alla documentazione del dispositivo.

Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ)

Il numero massimo di ricetrasmettitori NRZ nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Velocità massima di trasferimento dati Non-Return to Zero (NRZ)

La frequenza di dati NRZ massima supportata dai ricetrasmettitori NRZ.
† La frequenza di dati reale potrebbe essere inferiore, a seconda del livello di velocità del ricetrasmettitore.

Hard IP protocollo ricetrasmettitore

Proprietà intellettuale (hard IP) disponibile nel dispositivo FPGA Intel® per supportare i ricetrasmettitori seriali ad alta velocità. Rispetto all'IP soft equivalente, l'IP rigido del protocollo di ricetrasmettitore consente di risparmiare potenza e risorse FPGA e semplifica l'implementazione del protocollo seriale.

Opzioni package

I dispositivi FPGA Intel® presentano diverse dimensioni di pacchetti, con quantità di IO e ricetrasmettitori differenti, per soddisfare i requisiti di sistema dei clienti.