FPGA Stratix® V 5SGXBB

Specifiche

Specifiche di I/O

Specifiche del package

Informazioni supplementari

Ordinazione e conformità

Informazioni su ordinazione e specifiche

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C3G

  • MM# 99A1HF
  • Codice specifica SRJH0
  • Codice ordinazione 5SGXMBBR3H43C3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2G

  • MM# 99A1NF
  • Codice specifica SRJLN
  • Codice ordinazione 5SGXEBBR1H43C2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2LG

  • MM# 99A1NH
  • Codice specifica SRJLP
  • Codice ordinazione 5SGXEBBR1H43C2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43I2G

  • MM# 99A1NJ
  • Codice specifica SRJLQ
  • Codice ordinazione 5SGXEBBR1H43I2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2G

  • MM# 99A1NK
  • Codice specifica SRJLR
  • Codice ordinazione 5SGXEBBR2H43C2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2LG

  • MM# 99A1NL
  • Codice specifica SRJLS
  • Codice ordinazione 5SGXEBBR2H43C2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C3G

  • MM# 99A1NM
  • Codice specifica SRJLT
  • Codice ordinazione 5SGXEBBR2H43C3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2G

  • MM# 99A1NN
  • Codice specifica SRJLU
  • Codice ordinazione 5SGXEBBR2H43I2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2LG

  • MM# 99A1NP
  • Codice specifica SRJLV
  • Codice ordinazione 5SGXEBBR2H43I2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3G

  • MM# 99A1NR
  • Codice specifica SRJLW
  • Codice ordinazione 5SGXEBBR2H43I3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3LG

  • MM# 99A1NT
  • Codice specifica SRJLX
  • Codice ordinazione 5SGXEBBR2H43I3LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2G

  • MM# 99A1NV
  • Codice specifica SRJLY
  • Codice ordinazione 5SGXEBBR3H43C2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2LG

  • MM# 99A1NX
  • Codice specifica SRJLZ
  • Codice ordinazione 5SGXEBBR3H43C2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C3G

  • MM# 99A1NZ
  • Codice specifica SRJM0
  • Codice ordinazione 5SGXEBBR3H43C3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C4G

  • MM# 99A1P0
  • Codice specifica SRJM1
  • Codice ordinazione 5SGXEBBR3H43C4G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3G

  • MM# 99A1P1
  • Codice specifica SRJM2
  • Codice ordinazione 5SGXEBBR3H43I3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3LG

  • MM# 99A1P2
  • Codice specifica SRJM3
  • Codice ordinazione 5SGXEBBR3H43I3LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I4G

  • MM# 99A1P3
  • Codice specifica SRJM4
  • Codice ordinazione 5SGXEBBR3H43I4G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2G

  • MM# 99A1VH
  • Codice specifica SRJPP
  • Codice ordinazione 5SGXMBBR1H43C2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2LG

  • MM# 99A1VJ
  • Codice specifica SRJPQ
  • Codice ordinazione 5SGXMBBR1H43C2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43I2G

  • MM# 99A1VK
  • Codice specifica SRJPR
  • Codice ordinazione 5SGXMBBR1H43I2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I2G

  • MM# 99A1VL
  • Codice specifica SRJPS
  • Codice ordinazione 5SGXMBBR2H40I2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I2LG

  • MM# 99A1VM
  • Codice specifica SRJPT
  • Codice ordinazione 5SGXMBBR2H40I2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I3G

  • MM# 99A1VN
  • Codice specifica SRJPU
  • Codice ordinazione 5SGXMBBR2H40I3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2G

  • MM# 99A1VP
  • Codice specifica SRJPV
  • Codice ordinazione 5SGXMBBR2H43C2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2LG

  • MM# 99A1VR
  • Codice specifica SRJPW
  • Codice ordinazione 5SGXMBBR2H43C2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C3G

  • MM# 99A1VT
  • Codice specifica SRJPX
  • Codice ordinazione 5SGXMBBR2H43C3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2G

  • MM# 99A1VW
  • Codice specifica SRJPY
  • Codice ordinazione 5SGXMBBR2H43I2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2LG

  • MM# 99A1VX
  • Codice specifica SRJPZ
  • Codice ordinazione 5SGXMBBR2H43I2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3G

  • MM# 99A1VZ
  • Codice specifica SRJQ0
  • Codice ordinazione 5SGXMBBR2H43I3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3LG

  • MM# 99A1W0
  • Codice specifica SRJQ1
  • Codice ordinazione 5SGXMBBR2H43I3LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2G

  • MM# 99A1W1
  • Codice specifica SRJQ2
  • Codice ordinazione 5SGXMBBR3H43C2G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2LG

  • MM# 99A1W2
  • Codice specifica SRJQ3
  • Codice ordinazione 5SGXMBBR3H43C2LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C4G

  • MM# 99A1W3
  • Codice specifica SRJQ5
  • Codice ordinazione 5SGXMBBR3H43C4G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I3G

  • MM# 99A1W4
  • Codice specifica SRJQ6
  • Codice ordinazione 5SGXMBBR3H43I3G
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I3LG

  • MM# 99A1W5
  • Codice specifica SRJQ7
  • Codice ordinazione 5SGXMBBR3H43I3LG
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I4G

  • MM# 99A1W6
  • Codice specifica SRJQ9
  • Codice ordinazione 5SGXMBBR3H43I4G
  • Stepping A1

Ritirato e non più in produzione

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C3N

  • MM# 966062
  • Codice specifica SR52L
  • Codice ordinazione 5SGXEBBR2H43C3N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3LN

  • MM# 966063
  • Codice specifica SR52M
  • Codice ordinazione 5SGXEBBR2H43I3LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3N

  • MM# 966064
  • Codice specifica SR52N
  • Codice ordinazione 5SGXEBBR2H43I3N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C3N

  • MM# 966065
  • Codice specifica SR52P
  • Codice ordinazione 5SGXEBBR3H43C3N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3L

  • MM# 966066
  • Codice specifica SR52Q
  • Codice ordinazione 5SGXEBBR3H43I3L
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43I2N

  • MM# 966487
  • Codice specifica SR5EG
  • Codice ordinazione 5SGXEBBR1H43I2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2N

  • MM# 966488
  • Codice specifica SR5EH
  • Codice ordinazione 5SGXEBBR2H43C2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2L

  • MM# 968647
  • Codice specifica SR78K
  • Codice ordinazione 5SGXEBBR2H43C2L
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2LN

  • MM# 968648
  • Codice specifica SR78L
  • Codice ordinazione 5SGXEBBR3H43C2LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3N

  • MM# 968649
  • Codice specifica SR78M
  • Codice ordinazione 5SGXEBBR3H43I3N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2

  • MM# 969152
  • Codice specifica SR7PB
  • Codice ordinazione 5SGXEBBR2H43I2
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2N

  • MM# 969153
  • Codice specifica SR7PA
  • Codice ordinazione 5SGXEBBR1H43C2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3L

  • MM# 969154
  • Codice specifica SR7PD
  • Codice ordinazione 5SGXEBBR2H43I3L
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2LN

  • MM# 969155
  • Codice specifica SR7PC
  • Codice ordinazione 5SGXEBBR2H43I2LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43I2N

  • MM# 969367
  • Codice specifica SR7VN
  • Codice ordinazione 5SGXMBBR1H43I2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2LN

  • MM# 969368
  • Codice specifica SR7VP
  • Codice ordinazione 5SGXMBBR2H43C2LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2N

  • MM# 969369
  • Codice specifica SR7VM
  • Codice ordinazione 5SGXMBBR1H43C2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3N

  • MM# 969370
  • Codice specifica SR7VQ
  • Codice ordinazione 5SGXMBBR2H43I3N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C3N

  • MM# 969371
  • Codice specifica SR7VS
  • Codice ordinazione 5SGXMBBR3H43C3N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2LN

  • MM# 969372
  • Codice specifica SR7VR
  • Codice ordinazione 5SGXMBBR3H43C2LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2L

  • MM# 970503
  • Codice specifica SR8RL
  • Codice ordinazione 5SGXEBBR2H43I2L
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2N

  • MM# 970838
  • Codice specifica SR91E
  • Codice ordinazione 5SGXMBBR2H43I2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I3LN

  • MM# 970839
  • Codice specifica SR91F
  • Codice ordinazione 5SGXMBBR3H43I3LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C4N

  • MM# 971529
  • Codice specifica SRA60
  • Codice ordinazione 5SGXEBBR3H43C4N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I4N

  • MM# 971530
  • Codice specifica SRA61
  • Codice ordinazione 5SGXEBBR3H43I4N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2LN

  • MM# 972252
  • Codice specifica SR9WA
  • Codice ordinazione 5SGXEBBR2H43C2LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I2N

  • MM# 972575
  • Codice specifica SRAP4
  • Codice ordinazione 5SGXMBBR2H40I2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I3N

  • MM# 972576
  • Codice specifica SRAP5
  • Codice ordinazione 5SGXMBBR2H40I3N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2N

  • MM# 972577
  • Codice specifica SRAP6
  • Codice ordinazione 5SGXMBBR2H43C2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2N

  • MM# 972579
  • Codice specifica SRAP8
  • Codice ordinazione 5SGXMBBR3H43C2N
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2LN

  • MM# 973972
  • Codice specifica SRBTX
  • Codice ordinazione 5SGXEBBR1H43C2LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2L

  • MM# 973974
  • Codice specifica SRBTZ
  • Codice ordinazione 5SGXEBBR3H43C2L
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3LN

  • MM# 973977
  • Codice specifica SRBU0
  • Codice ordinazione 5SGXEBBR3H43I3LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2LN

  • MM# 974139
  • Codice specifica SRC8B
  • Codice ordinazione 5SGXMBBR1H43C2LN
  • Stepping A1

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2LN

  • MM# 974140
  • Codice specifica SRC8C
  • Codice ordinazione 5SGXMBBR2H43I2LN
  • Stepping A1

Informazioni sulla conformità commerciale

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

INFORMAZIONI SU PCN/MDDS

SR8RL

SRAP5

SRAP4

SR7PD

SR7PC

SR7PB

SRAP8

SR7PA

SRAP6

SRJLY

SRJLZ

SR52Q

SR52P

SR52N

SR52M

SR52L

SRJLQ

SRJM2

SRJPU

SRJQ6

SRJLR

SRJM3

SRJPV

SRJQ7

SRJLS

SRJM4

SRJPW

SRJLT

SRJPX

SRJQ9

SRJLU

SRJPY

SRJLV

SRJPZ

SRJLW

SRJLX

SRBTX

SRJQ0

SR9WA

SRJPP

SRJQ1

SRJPQ

SRJQ2

SRJLN

SRJPR

SRJQ3

SRJM0

SRJPS

SRJLP

SRJM1

SRJPT

SRJQ5

SRBTZ

SR7VS

SR7VR

SR7VQ

SR7VP

SR7VN

SRBU0

SRA61

SRA60

SRJH0

SR7VM

SR91F

SR91E

SR5EH

SR5EG

SRC8C

SRC8B

SR78M

SR78L

SR78K

Driver e software

Driver e software più recenti

Download disponibili:
Tutto

Nome

Data di lancio

La data di introduzione del prodotto sul mercato.

Litografia

La litografia fa riferimento alla tecnologia per i semiconduttori impiegata per la produzione di circuiti integrati, riportata in nanometri (nm), che indica le dimensioni delle funzioni integrate nel semiconduttore.

Elementi logici (LE, Logic Element)

Gli elementi logici sono le unità logiche più piccole nell'architettura Intel® FPGA. Gli elementi logici sono compatti e forniscono funzionalità avanzate con un utilizzo efficiente della logica.

Moduli di logici adattiva (ALM, Adaptive Logic Module)

Il modulo logico adattivo (ALM) è l'elemento logico costitutivo nei dispositivi FPGA Intel® supportati ed è progettato per massimizzare sia le prestazioni che l'utilizzo. Ogni ALM ha diverse modalità di funzionamento e può implementare una varietà di funzioni logiche combinate e sequenziali.

Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)

I registri ALM corrispondono ai bit di registro (flip-flop) che sono contenuti all'interno degli ALM e utilizzati per implementare la logica sequenziale.

Phase-Locked Loop (PLL) fabric e I/O

I PLL di tipo Fabric e IO sono utilizzati per semplificare la progettazione e l'implementazione delle reti di clock nel tessuto FPGA Intel® e delle reti di clock associate alle cellule IO nel dispositivo.

Memoria massima integrata

La capacità totale di tutti i blocchi di memoria integrati nel tessuto programmabile del dispositivo FPGA Intel®.

Blocchi DSP (Digital Signal Processing)

Il blocco di elaborazione del segnale digitale (DSP) è l'elemento matematico costitutivo nei dispositivi FPGA Intel® supportati e contiene moltiplicatori e accumulatori ad alte prestazioni per l'implementazione di una grande varietà di funzioni di elaborazione del segnale digitale.

Formato DSP (Digital Signal Processing)

A seconda della famiglia di dispositivi FPGA Intel®, il blocco DSP supporta formati differenti (per esempio, virgola mobile rigida, virgola fissa, moltiplicazione-accumulo o solo accumulo).

Hard Memory Controller (HMC)

I controller di memoria rigida vengono utilizzati per abilitare sistemi di memoria di tipo esterno ad alte prestazioni collegati all'FPGA Intel®. Se paragonato al controller di memoria soft equivalente, il controller di memoria rigido riduce la potenza e le risorse FPGA e supporta il funzionamento a frequenze più elevate.

Interfacce di memoria esterne (EMIF)

I protocolli di interfaccia di memoria esterna supportati dal dispositivo FPGA Intel®.

Num. massimo di I/O utente

Il numero massimo di pin I/O general-purpose nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Supporto per gli standard I/O

Gli standard di interfaccia I/O general-purpose supportati dal dispositivo FPGA Intel®.

Numero massimo di coppie LVDS

Il numero massimo di coppie LVDS che possono essere configurate nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile). Per il numero di coppie LVDS RX e TX in base al tipo di pacchetto, occorre fare riferimento alla documentazione del dispositivo.

Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ)

Il numero massimo di ricetrasmettitori NRZ nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Velocità massima di trasferimento dati Non-Return to Zero (NRZ)

La frequenza di dati NRZ massima supportata dai ricetrasmettitori NRZ.
† La frequenza di dati reale potrebbe essere inferiore, a seconda del livello di velocità del ricetrasmettitore.

Hard IP protocollo ricetrasmettitore

Proprietà intellettuale (hard IP) disponibile nel dispositivo FPGA Intel® per supportare i ricetrasmettitori seriali ad alta velocità. Rispetto all'IP soft equivalente, l'IP rigido del protocollo di ricetrasmettitore consente di risparmiare potenza e risorse FPGA e semplifica l'implementazione del protocollo seriale.

Opzioni package

I dispositivi FPGA Intel® presentano diverse dimensioni di pacchetti, con quantità di IO e ricetrasmettitori differenti, per soddisfare i requisiti di sistema dei clienti.