FPGA Intel® Stratix® 10 GX 2110

Specifiche

Specifiche di I/O

Tecnologie avanzate

Specifiche del package

Informazioni supplementari

Ordinazione e conformità

Informazioni su ordinazione e specifiche

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43E2VGAS

  • MM# 999K7C
  • Codice specifica SRGLB
  • Codice ordinazione 1SG211HN2F43E2VGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43E1VGAS

  • MM# 999T4W
  • Codice specifica SRH1R
  • Codice ordinazione 1SG211HN2F43E1VGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN1F43I1VGAS

  • MM# 999T54
  • Codice specifica SRH1Y
  • Codice ordinazione 1SG211HN1F43I1VGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN1F43I2LGAS

  • MM# 999T55
  • Codice specifica SRH1Z
  • Codice ordinazione 1SG211HN1F43I2LGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN1F43I2VGAS

  • MM# 999T56
  • Codice specifica SRH20
  • Codice ordinazione 1SG211HN1F43I2VGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43I1VGAS

  • MM# 999T57
  • Codice specifica SRH21
  • Codice ordinazione 1SG211HN2F43I1VGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43I2LGAS

  • MM# 999T58
  • Codice specifica SRH22
  • Codice ordinazione 1SG211HN2F43I2LGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43I2VGAS

  • MM# 999T59
  • Codice specifica SRH23
  • Codice ordinazione 1SG211HN2F43I2VGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN3F43I3VGAS

  • MM# 999T5A
  • Codice specifica SRH24
  • Codice ordinazione 1SG211HN3F43I3VGAS
  • Stepping B0
  • MDDS Content IDs 706284

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN1F43I1VGBK

  • MM# 99A7TT
  • Codice specifica SRKD8
  • Codice ordinazione 1SG211HN1F43I1VGBK
  • Stepping B0

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN1F43I2LGBK

  • MM# 99A7TV
  • Codice specifica SRKD9
  • Codice ordinazione 1SG211HN1F43I2LGBK
  • Stepping B0

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN1F43I2VGBK

  • MM# 99A7TW
  • Codice specifica SRKDA
  • Codice ordinazione 1SG211HN1F43I2VGBK
  • Stepping B0

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43I1VGBK

  • MM# 99A7TX
  • Codice specifica SRKDB
  • Codice ordinazione 1SG211HN2F43I1VGBK
  • Stepping B0

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43I2LGBK

  • MM# 99A7TZ
  • Codice specifica SRKDC
  • Codice ordinazione 1SG211HN2F43I2LGBK
  • Stepping B0

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN2F43I2VGBK

  • MM# 99A7V0
  • Codice specifica SRKDD
  • Codice ordinazione 1SG211HN2F43I2VGBK
  • Stepping B0

Intel® Stratix® 10 GX 2110 FPGA 1SG211HN3F43I3VGBK

  • MM# 99A7V1
  • Codice specifica SRKDE
  • Codice ordinazione 1SG211HN3F43I3VGBK
  • Stepping B0

Informazioni sulla conformità commerciale

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

Informazioni PCN

SRH1Z

SRH1Y

SRGLB

SRH20

SRKDA

SRKDB

SRKDC

SRKDD

SRKDE

SRKD8

SRKD9

SRH24

SRH1R

SRH23

SRH22

SRH21

Driver e software

Driver e software più recenti

Download disponibili:
Tutto

Nome

Supporto

Data di lancio

La data di introduzione del prodotto sul mercato.

Litografia

La litografia fa riferimento alla tecnologia per i semiconduttori impiegata per la produzione di circuiti integrati, riportata in nanometri (nm), che indica le dimensioni delle funzioni integrate nel semiconduttore.

Elementi logici (LE, Logic Element)

Gli elementi logici sono le unità logiche più piccole nell'architettura Intel® FPGA. Gli elementi logici sono compatti e forniscono funzionalità avanzate con un utilizzo efficiente della logica.

Moduli di logici adattiva (ALM, Adaptive Logic Module)

Il modulo logico adattivo (ALM) è l'elemento logico costitutivo nei dispositivi FPGA Intel® supportati ed è progettato per massimizzare sia le prestazioni che l'utilizzo. Ogni ALM ha diverse modalità di funzionamento e può implementare una varietà di funzioni logiche combinate e sequenziali.

Registri del modulo di logica adattiva (ALM, Adaptive Logic Module)

I registri ALM corrispondono ai bit di registro (flip-flop) che sono contenuti all'interno degli ALM e utilizzati per implementare la logica sequenziale.

Phase-Locked Loop (PLL) fabric e I/O

I PLL di tipo Fabric e IO sono utilizzati per semplificare la progettazione e l'implementazione delle reti di clock nel tessuto FPGA Intel® e delle reti di clock associate alle cellule IO nel dispositivo.

Memoria massima integrata

La capacità totale di tutti i blocchi di memoria integrati nel tessuto programmabile del dispositivo FPGA Intel®.

Blocchi DSP (Digital Signal Processing)

Il blocco di elaborazione del segnale digitale (DSP) è l'elemento matematico costitutivo nei dispositivi FPGA Intel® supportati e contiene moltiplicatori e accumulatori ad alte prestazioni per l'implementazione di una grande varietà di funzioni di elaborazione del segnale digitale.

Formato DSP (Digital Signal Processing)

A seconda della famiglia di dispositivi FPGA Intel®, il blocco DSP supporta formati differenti (per esempio, virgola mobile rigida, virgola fissa, moltiplicazione-accumulo o solo accumulo).

Hard Memory Controller (HMC)

I controller di memoria rigida vengono utilizzati per abilitare sistemi di memoria di tipo esterno ad alte prestazioni collegati all'FPGA Intel®. Se paragonato al controller di memoria soft equivalente, il controller di memoria rigido riduce la potenza e le risorse FPGA e supporta il funzionamento a frequenze più elevate.

Interfacce di memoria esterne (EMIF)

I protocolli di interfaccia di memoria esterna supportati dal dispositivo FPGA Intel®.

Num. massimo di I/O utente

Il numero massimo di pin I/O general-purpose nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Supporto per gli standard I/O

Gli standard di interfaccia I/O general-purpose supportati dal dispositivo FPGA Intel®.

Numero massimo di coppie LVDS

Il numero massimo di coppie LVDS che possono essere configurate nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile). Per il numero di coppie LVDS RX e TX in base al tipo di pacchetto, occorre fare riferimento alla documentazione del dispositivo.

Num. massimo di ricetrasmettitori Non-Return to Zero (NRZ)

Il numero massimo di ricetrasmettitori NRZ nel dispositivo FPGA Intel® (nel più grande pacchetto disponibile).
† Il numero reale potrebbe essere inferiore, a seconda del pacchetto.

Velocità massima di trasferimento dati Non-Return to Zero (NRZ)

La frequenza di dati NRZ massima supportata dai ricetrasmettitori NRZ.
† La frequenza di dati reale potrebbe essere inferiore, a seconda del livello di velocità del ricetrasmettitore.

Hard IP protocollo ricetrasmettitore

Proprietà intellettuale (hard IP) disponibile nel dispositivo FPGA Intel® per supportare i ricetrasmettitori seriali ad alta velocità. Rispetto all'IP soft equivalente, l'IP rigido del protocollo di ricetrasmettitore consente di risparmiare potenza e risorse FPGA e semplifica l'implementazione del protocollo seriale.

Registri Hyper

I registri Hyper sono bit di registro aggiuntivi (flip-flop) situati nell'interconnessione di alcune famiglie di dispositivi FPGA Intel® che ne consentono la ritemporizzazione e il pipelining al fine di abilitare una frequenza di clock più elevata nel tessuto FPGA.

Sicurezza del bitstream FPGA

In base alla famiglia di dispositivi FPGA Intel®, sono disponibili diverse funzionalità di sicurezza per prevenire la copia del bitstream dei clienti e rilevare i tentativi di manomissione del dispositivo durante il funzionamento.

Opzioni package

I dispositivi FPGA Intel® presentano diverse dimensioni di pacchetti, con quantità di IO e ricetrasmettitori differenti, per soddisfare i requisiti di sistema dei clienti.