Stratix® V 5SGXBB FPGA

Spesifikasi

Ekspor spesifikasi

Hal Penting

Sumber Daya

Spesifikasi I/O

Spesifikasi Paket

Informasi Tambahan

Pemesanan dan Kepatuhan

Informasi pemesanan dan spesifikasi

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C3G

  • MM# 99A1HF
  • Kode SPEC SRJH0
  • Kode Pemesanan 5SGXMBBR3H43C3G
  • Stepping A1
  • ID Konten MDDS 725759

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2G

  • MM# 99A1NF
  • Kode SPEC SRJLN
  • Kode Pemesanan 5SGXEBBR1H43C2G
  • Stepping A1
  • ID Konten MDDS 725398

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2LG

  • MM# 99A1NH
  • Kode SPEC SRJLP
  • Kode Pemesanan 5SGXEBBR1H43C2LG
  • Stepping A1
  • ID Konten MDDS 726027

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43I2G

  • MM# 99A1NJ
  • Kode SPEC SRJLQ
  • Kode Pemesanan 5SGXEBBR1H43I2G
  • Stepping A1
  • ID Konten MDDS 725993

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2G

  • MM# 99A1NK
  • Kode SPEC SRJLR
  • Kode Pemesanan 5SGXEBBR2H43C2G
  • Stepping A1
  • ID Konten MDDS 725393

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C2LG

  • MM# 99A1NL
  • Kode SPEC SRJLS
  • Kode Pemesanan 5SGXEBBR2H43C2LG
  • Stepping A1
  • ID Konten MDDS 725927

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43C3G

  • MM# 99A1NM
  • Kode SPEC SRJLT
  • Kode Pemesanan 5SGXEBBR2H43C3G
  • Stepping A1
  • ID Konten MDDS 726185

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2G

  • MM# 99A1NN
  • Kode SPEC SRJLU
  • Kode Pemesanan 5SGXEBBR2H43I2G
  • Stepping A1
  • ID Konten MDDS 725506

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2LG

  • MM# 99A1NP
  • Kode SPEC SRJLV
  • Kode Pemesanan 5SGXEBBR2H43I2LG
  • Stepping A1
  • ID Konten MDDS 725143

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3G

  • MM# 99A1NR
  • Kode SPEC SRJLW
  • Kode Pemesanan 5SGXEBBR2H43I3G
  • Stepping A1
  • ID Konten MDDS 724930

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3LG

  • MM# 99A1NT
  • Kode SPEC SRJLX
  • Kode Pemesanan 5SGXEBBR2H43I3LG
  • Stepping A1
  • ID Konten MDDS 726257

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2G

  • MM# 99A1NV
  • Kode SPEC SRJLY
  • Kode Pemesanan 5SGXEBBR3H43C2G
  • Stepping A1
  • ID Konten MDDS 726031

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C2LG

  • MM# 99A1NX
  • Kode SPEC SRJLZ
  • Kode Pemesanan 5SGXEBBR3H43C2LG
  • Stepping A1
  • ID Konten MDDS 725208

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C3G

  • MM# 99A1NZ
  • Kode SPEC SRJM0
  • Kode Pemesanan 5SGXEBBR3H43C3G
  • Stepping A1
  • ID Konten MDDS 725551

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43C4G

  • MM# 99A1P0
  • Kode SPEC SRJM1
  • Kode Pemesanan 5SGXEBBR3H43C4G
  • Stepping A1
  • ID Konten MDDS 725851

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3G

  • MM# 99A1P1
  • Kode SPEC SRJM2
  • Kode Pemesanan 5SGXEBBR3H43I3G
  • Stepping A1
  • ID Konten MDDS 725847

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I3LG

  • MM# 99A1P2
  • Kode SPEC SRJM3
  • Kode Pemesanan 5SGXEBBR3H43I3LG
  • Stepping A1
  • ID Konten MDDS 725166

Stratix® V 5SGXBB FPGA 5SGXEBBR3H43I4G

  • MM# 99A1P3
  • Kode SPEC SRJM4
  • Kode Pemesanan 5SGXEBBR3H43I4G
  • Stepping A1
  • ID Konten MDDS 725336

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2G

  • MM# 99A1VH
  • Kode SPEC SRJPP
  • Kode Pemesanan 5SGXMBBR1H43C2G
  • Stepping A1
  • ID Konten MDDS 725269

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2LG

  • MM# 99A1VJ
  • Kode SPEC SRJPQ
  • Kode Pemesanan 5SGXMBBR1H43C2LG
  • Stepping A1
  • ID Konten MDDS 725578

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43I2G

  • MM# 99A1VK
  • Kode SPEC SRJPR
  • Kode Pemesanan 5SGXMBBR1H43I2G
  • Stepping A1
  • ID Konten MDDS 725522

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I2G

  • MM# 99A1VL
  • Kode SPEC SRJPS
  • Kode Pemesanan 5SGXMBBR2H40I2G
  • Stepping A1
  • ID Konten MDDS 725373

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I2LG

  • MM# 99A1VM
  • Kode SPEC SRJPT
  • Kode Pemesanan 5SGXMBBR2H40I2LG
  • Stepping A1
  • ID Konten MDDS 725965

Stratix® V 5SGXBB FPGA 5SGXMBBR2H40I3G

  • MM# 99A1VN
  • Kode SPEC SRJPU
  • Kode Pemesanan 5SGXMBBR2H40I3G
  • Stepping A1
  • ID Konten MDDS 724804

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2G

  • MM# 99A1VP
  • Kode SPEC SRJPV
  • Kode Pemesanan 5SGXMBBR2H43C2G
  • Stepping A1
  • ID Konten MDDS 726003

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2LG

  • MM# 99A1VR
  • Kode SPEC SRJPW
  • Kode Pemesanan 5SGXMBBR2H43C2LG
  • Stepping A1
  • ID Konten MDDS 726011

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C3G

  • MM# 99A1VT
  • Kode SPEC SRJPX
  • Kode Pemesanan 5SGXMBBR2H43C3G
  • Stepping A1
  • ID Konten MDDS 724786

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2G

  • MM# 99A1VW
  • Kode SPEC SRJPY
  • Kode Pemesanan 5SGXMBBR2H43I2G
  • Stepping A1
  • ID Konten MDDS 725152

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I2LG

  • MM# 99A1VX
  • Kode SPEC SRJPZ
  • Kode Pemesanan 5SGXMBBR2H43I2LG
  • Stepping A1
  • ID Konten MDDS 694821745842

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3G

  • MM# 99A1VZ
  • Kode SPEC SRJQ0
  • Kode Pemesanan 5SGXMBBR2H43I3G
  • Stepping A1
  • ID Konten MDDS 724929

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3LG

  • MM# 99A1W0
  • Kode SPEC SRJQ1
  • Kode Pemesanan 5SGXMBBR2H43I3LG
  • Stepping A1
  • ID Konten MDDS 724985

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2G

  • MM# 99A1W1
  • Kode SPEC SRJQ2
  • Kode Pemesanan 5SGXMBBR3H43C2G
  • Stepping A1
  • ID Konten MDDS 725536

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2LG

  • MM# 99A1W2
  • Kode SPEC SRJQ3
  • Kode Pemesanan 5SGXMBBR3H43C2LG
  • Stepping A1
  • ID Konten MDDS 724787

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C4G

  • MM# 99A1W3
  • Kode SPEC SRJQ5
  • Kode Pemesanan 5SGXMBBR3H43C4G
  • Stepping A1
  • ID Konten MDDS 725171

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I3G

  • MM# 99A1W4
  • Kode SPEC SRJQ6
  • Kode Pemesanan 5SGXMBBR3H43I3G
  • Stepping A1
  • ID Konten MDDS 726246

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I3LG

  • MM# 99A1W5
  • Kode SPEC SRJQ7
  • Kode Pemesanan 5SGXMBBR3H43I3LG
  • Stepping A1
  • ID Konten MDDS 725273

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43I4G

  • MM# 99A1W6
  • Kode SPEC SRJQ9
  • Kode Pemesanan 5SGXMBBR3H43I4G
  • Stepping A1
  • ID Konten MDDS 726032

Diistirahatkan dan dihentikan

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2

  • MM# 969152
  • Kode SPEC SR7PB
  • Kode Pemesanan 5SGXEBBR2H43I2
  • Stepping A1
  • ID Konten MDDS 698126

Stratix® V 5SGXBB FPGA 5SGXEBBR1H43C2N

  • MM# 969153
  • Kode SPEC SR7PA
  • Kode Pemesanan 5SGXEBBR1H43C2N
  • Stepping A1
  • ID Konten MDDS 694275

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I3L

  • MM# 969154
  • Kode SPEC SR7PD
  • Kode Pemesanan 5SGXEBBR2H43I3L
  • Stepping A1
  • ID Konten MDDS 700887

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2LN

  • MM# 969155
  • Kode SPEC SR7PC
  • Kode Pemesanan 5SGXEBBR2H43I2LN
  • Stepping A1
  • ID Konten MDDS 699648745495

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43C2LN

  • MM# 969368
  • Kode SPEC SR7VP
  • Kode Pemesanan 5SGXMBBR2H43C2LN
  • Stepping A1
  • ID Konten MDDS 697436745587

Stratix® V 5SGXBB FPGA 5SGXMBBR1H43C2N

  • MM# 969369
  • Kode SPEC SR7VM
  • Kode Pemesanan 5SGXMBBR1H43C2N
  • Stepping A1
  • ID Konten MDDS 702506

Stratix® V 5SGXBB FPGA 5SGXMBBR2H43I3N

  • MM# 969370
  • Kode SPEC SR7VQ
  • Kode Pemesanan 5SGXMBBR2H43I3N
  • Stepping A1
  • ID Konten MDDS 693863744991

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C3N

  • MM# 969371
  • Kode SPEC SR7VS
  • Kode Pemesanan 5SGXMBBR3H43C3N
  • Stepping A1
  • ID Konten MDDS 694722

Stratix® V 5SGXBB FPGA 5SGXMBBR3H43C2LN

  • MM# 969372
  • Kode SPEC SR7VR
  • Kode Pemesanan 5SGXMBBR3H43C2LN
  • Stepping A1
  • ID Konten MDDS 700768

Stratix® V 5SGXBB FPGA 5SGXEBBR2H43I2L

  • MM# 970503
  • Kode SPEC SR8RL
  • Kode Pemesanan 5SGXEBBR2H43I2L
  • Stepping A1
  • ID Konten MDDS 697191

Informasi kepatuhan dagang

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

Informasi PCN

SR7VS

SR7VR

SR7VQ

SR8RL

SR7VP

SRJH0

SRJLU

SRJPS

SRJQ5

SR7VM

SR7PD

SR7PC

SR7PB

SR7PA

Driver dan Perangkat Lunak

Driver & Perangkat Lunak Terbaru

Unduhan Tersedia:
Semua

Nama

Tanggal Peluncuran

Tanggal pertama kali produk diperkenalkan.

Litografi

Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.

Elemen Logika (LE)

Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.

Modul Logika Adaptive (ALM)

Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.

Register Modul Logika Adaptif (ALM)

Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.

Fabric dan I/O Phase-Locked Loop (PLL)

Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.

Memori Tertanam Maksimal

Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.

Blok Pemrosesan Sinyal Digital (DSP)

Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.

Format Pemrosesan Sinyal Digital (DSP)

Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.

Kontroler Memori Keras

Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.

Antarmuka Memori Eksternal (EMIF)

Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.

Jumlah I/O Pengguna Maksimal

Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Dukungan Standar I/O

Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.

Pasangan LVDS Maksimum

Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.

Transceiver Non-Return to Zero (NRZ) Maksimum

Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.

Tingkat Data Non-Return to Zero (NRZ) Maksimum

Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.

IP Keras Protokol Transceiver

Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.

Pilihan Paket

Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.