Stratix® V 5SGSD5 FPGA
Spesifikasi
Bandingkan Produk Intel®
Hal Penting
-
Koleksi Produk
Stratix® V GS FPGA
-
Status
Launched
-
Tanggal Peluncuran
2010
-
Litografi
28 nm
Sumber Daya
-
Elemen Logika (LE)
457000
-
Modul Logika Adaptive (ALM)
172600
-
Register Modul Logika Adaptif (ALM)
690400
-
Fabric dan I/O Phase-Locked Loop (PLL)
24
-
Memori Tertanam Maksimal
44.27 Mb
-
Blok Pemrosesan Sinyal Digital (DSP)
1590
-
Format Pemrosesan Sinyal Digital (DSP)
Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
-
Kontroler Memori Keras
Tidak
-
Antarmuka Memori Eksternal (EMIF)
DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3
Spesifikasi I/O
-
Jumlah I/O Pengguna Maksimal †
696
-
Dukungan Standar I/O
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
-
Pasangan LVDS Maksimum
348
-
Transceiver Non-Return to Zero (NRZ) Maksimum†
36
-
Tingkat Data Non-Return to Zero (NRZ) Maksimum†
14.1 Gbps
-
IP Keras Protokol Transceiver
PCIe Gen3
Spesifikasi Paket
-
Pilihan Paket
F1152, F1517
Informasi Tambahan
-
URL Informasi Tambahan
Product Table (Family Comparison)
Datasheet
All FPGA Documentation
Pemesanan dan Kepatuhan
Informasi pemesanan dan spesifikasi
Diistirahatkan dan dihentikan
Informasi kepatuhan dagang
- ECCN Bervariasi Berdasarkan Produk
- CCATS Bervariasi Berdasarkan Produk
- US HTS 8542390001
Informasi PCN
SR81M
- 969605 PCN
SR81L
- 969604 PCN
SR81J
- 969602 PCN
SRHQN
- 999Z1L PCN
SRHQM
- 999Z1K PCN
SRHQL
- 999Z1H PCN
SR81G
- 969600 PCN
SR81F
- 969599 PCN
SR81E
- 969598 PCN
SRHQQ
- 999Z1N PCN
SRHQP
- 999Z1M PCN
SRHHT
- 999XN9 PCN
SRHHS
- 999XN8 PCN
SRHHR
- 999XN6 PCN
SRHQG
- 999Z1C PCN
SRHQF
- 999Z1A PCN
SRHQE
- 999Z19 PCN
SRHQD
- 999Z18 PCN
SRHHF
- 999XMT PCN
SRHHE
- 999XMR PCN
SRHHD
- 999XMP PCN
SRHHC
- 999XMN PCN
SRHHB
- 999XMM PCN
SR87U
- 969816 PCN
SRHH6
- 999XMG PCN
SRHKY
- 999XT4 PCN
SRHH5
- 999XMD PCN
SRHKX
- 999XT3 PCN
SR881
- 969823 PCN
SR8XQ
- 970711 PCN
SR8XP
- 970710 PCN
SR87Y
- 969820 PCN
SRHGV
- 999XLZ PCN
SRHKZ
- 999XT5 PCN
SR8XF
- 970702 PCN
SRHGE
- 999XLC PCN
SR8XE
- 970701 PCN
SR8XN
- 970709 PCN
SR87L
- 969808 PCN
SR8XM
- 970708 PCN
SRHGL
- 999XLK PCN
SR87K
- 969807 PCN
SRHGK
- 999XLJ PCN
SRHL0
- 999XT6 PCN
SRHGJ
- 999XLH PCN
SRHGH
- 999XLG PCN
SR87G
- 969804 PCN
SRHGG
- 999XLF PCN
SR8XG
- 970703 PCN
SRHGF
- 999XLD PCN
SRHJQ
- 999XPH PCN
SRHJE
- 999XP4 PCN
SRHJD
- 999XP3 PCN
SRHJC
- 999XP2 PCN
SRHJB
- 999XP0 PCN
SRHJA
- 999XNZ PCN
SRHJP
- 999XPG PCN
Driver dan Perangkat Lunak
Deskripsi
Tipe
Lainnya
Versi
OS
Tanggal
Semua
Lihat Detail
Unduh
Tidak ada hasil yang ditemukan untuk
Y
/apps/intel/arksuite/template/arkProductPageTemplate
Driver & Perangkat Lunak Terbaru
Tanggal Peluncuran
Tanggal pertama kali produk diperkenalkan.
Litografi
Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.
Elemen Logika (LE)
Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.
Modul Logika Adaptive (ALM)
Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.
Register Modul Logika Adaptif (ALM)
Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.
Fabric dan I/O Phase-Locked Loop (PLL)
Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.
Memori Tertanam Maksimal
Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.
Blok Pemrosesan Sinyal Digital (DSP)
Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.
Format Pemrosesan Sinyal Digital (DSP)
Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.
Kontroler Memori Keras
Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.
Antarmuka Memori Eksternal (EMIF)
Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.
Jumlah I/O Pengguna Maksimal †
Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Dukungan Standar I/O
Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.
Pasangan LVDS Maksimum
Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.
Transceiver Non-Return to Zero (NRZ) Maksimum†
Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Tingkat Data Non-Return to Zero (NRZ) Maksimum†
Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.
IP Keras Protokol Transceiver
Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.
Pilihan Paket
Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.
Berikan Umpan Balik
Semua informasi yang disediakan bisa berubah sewaktu-waktu, tanpa pemberitahuan sebelumnya. Intel mungkin melakukan perubahan terhadap siklus hidup manufaktur, spesifikasi dan deskripsi produk kapan saja, tanpa pemberitahuan terlebih dahulu. Informasi di sini disediakan "apa adanya" dan Intel tidak membuat pernyataan atau jaminan apa pun terkait keakuratan informasi, atau fitur produk, ketersediaan, fungsionalitas, atau kompatibilitas produk yang tercantum. Hubungi vendor sistem untuk informasi lebih lanjut terkait produk atau sistem tertentu.
Klasifikasi Intel adalah untuk tujuan umum, pendidikan dan perencanaan dan terdiri dari Export Control Classification Numbers (ECCN) dan Harmonized Tariff Schedule (HTS). Segala penggunaan atas klasifikasi Intel tidak berhubungan dengan Intel dan tidak boleh dianggap sebagai perwakilan atau jaminan yang terkait dengan ECCN atau HTS yang sesuai. Perusahaan Anda sebagai importir dan/atau eksportir bertanggung jawab untuk menentukan klasifikasi transaksi yang tepat.
Lihat Lembar Data untuk definisi formal properti dan fitur produk.
‡ Fitur ini mungkin tidak tersedia pada semua sistem komputasi. Harap periksa dengan vendor sistem untuk mengetahui apakah sistem Anda menyediakan fitur ini, atau lihat spesifikasi sistem (motherboard, prosesor, chipset, catu daya, HDD, kontroler grafis, memori, BIOS, driver, monitor mesin virtual (VMM), perangkat lunak platform, dan/atau sistem operasi) untuk kompatibilitas fitur. Fungsionalitas, kinerja, dan manfaat lain dari fitur ini mungkin berbeda tergantung pada konfigurasi sistem.
SKU “yang Diumumkan” masih belum tersedia. Silakan baca Tanggal Peluncuran untuk ketersediaan pasar.