Stratix® V 5SGSD4 FPGA
Spesifikasi
Bandingkan Produk Intel®
Hal Penting
-
Koleksi Produk
Stratix® V GS FPGA
-
Status
Launched
-
Tanggal Peluncuran
2010
-
Litografi
28 nm
Sumber Daya
-
Elemen Logika (LE)
360000
-
Modul Logika Adaptive (ALM)
135840
-
Register Modul Logika Adaptif (ALM)
543360
-
Fabric dan I/O Phase-Locked Loop (PLL)
24
-
Memori Tertanam Maksimal
23.15 Mb
-
Blok Pemrosesan Sinyal Digital (DSP)
1044
-
Format Pemrosesan Sinyal Digital (DSP)
Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
-
Kontroler Memori Keras
Tidak
-
Antarmuka Memori Eksternal (EMIF)
DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3
Spesifikasi I/O
-
Jumlah I/O Pengguna Maksimal †
696
-
Dukungan Standar I/O
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
-
Pasangan LVDS Maksimum
348
-
Transceiver Non-Return to Zero (NRZ) Maksimum†
36
-
Tingkat Data Non-Return to Zero (NRZ) Maksimum†
14.1 Gbps
-
IP Keras Protokol Transceiver
PCIe Gen3
Spesifikasi Paket
-
Pilihan Paket
F780, F1152, F1517
Informasi Tambahan
-
URL Informasi Tambahan
Product Table (Family Comparison)
Datasheet
All FPGA Documentation
Pemesanan dan Kepatuhan
Informasi pemesanan dan spesifikasi
Diistirahatkan dan dihentikan
Informasi kepatuhan dagang
- ECCN Bervariasi Berdasarkan Produk
- CCATS Bervariasi Berdasarkan Produk
- US HTS 8542390001
Informasi PCN
SRHES
- 999XJ5 PCN
SRHF4
- 999XJL PCN
SRHER
- 999XJ4 PCN
SRHEQ
- 999XJ3 PCN
SRHEP
- 999XJ2 PCN
SRHEN
- 999XJ1 PCN
SRHEM
- 999XJ0 PCN
SRHEX
- 999XJC PCN
SRHEW
- 999XJA PCN
SRHEV
- 999XJ9 PCN
SRHEU
- 999XJ7 PCN
SRHET
- 999XJ6 PCN
SR80X
- 969581 PCN
SR818
- 969592 PCN
SR81A
- 969594 PCN
SR817
- 969591 PCN
SR816
- 969590 PCN
SR814
- 969588 PCN
SR813
- 969587 PCN
SR811
- 969585 PCN
SRHHA
- 999XML PCN
SRHGU
- 999XLX PCN
SRHGT
- 999XLW PCN
SRHGS
- 999XLV PCN
SRHH4
- 999XMC PCN
SRHGR
- 999XLT PCN
SRHH3
- 999XM9 PCN
SRHGQ
- 999XLR PCN
SRHH2
- 999XM8 PCN
SRHGP
- 999XLP PCN
SRHH1
- 999XM6 PCN
SRHH0
- 999XM5 PCN
SRHGN
- 999XLN PCN
SRHGZ
- 999XM4 PCN
SRHGY
- 999XM3 PCN
SRHH9
- 999XMK PCN
SRHGW
- 999XM0 PCN
SRHH8
- 999XMJ PCN
SRHH7
- 999XMH PCN
SR87E
- 969802 PCN
SRHGD
- 999XLA PCN
SR87C
- 969800 PCN
SRHGC
- 999XL9 PCN
SRHGB
- 999XL8 PCN
SR8XB
- 970698 PCN
SRHGA
- 999XL6 PCN
SRHGM
- 999XLM PCN
SRHFT
- 999XKJ PCN
SR874
- 969792 PCN
SRHFS
- 999XKH PCN
SR873
- 969791 PCN
SR8X4
- 970691 PCN
SRHFR
- 999XKF PCN
SR872
- 969790 PCN
SRHFQ
- 999XKD PCN
SRHG2
- 999XKX PCN
SR8X2
- 970689 PCN
SRHFP
- 999XKC PCN
SRHG1
- 999XKW PCN
SR8X1
- 970688 PCN
SRHG0
- 999XKT PCN
SRHFN
- 999XKA PCN
SRHFM
- 999XK9 PCN
SR8WZ
- 970686 PCN
SRHG9
- 999XL5 PCN
SR877
- 969795 PCN
SR8X8
- 970695 PCN
SRHFL
- 999XK8 PCN
SRHFK
- 999XK7 PCN
SRHJN
- 999XPF PCN
SRHJM
- 999XPC PCN
Driver dan Perangkat Lunak
Deskripsi
Tipe
Lainnya
Versi
OS
Tanggal
Semua
Lihat Detail
Unduh
Tidak ada hasil yang ditemukan untuk
Y
/apps/intel/arksuite/template/arkProductPageTemplate
Driver & Perangkat Lunak Terbaru
Tanggal Peluncuran
Tanggal pertama kali produk diperkenalkan.
Litografi
Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.
Elemen Logika (LE)
Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.
Modul Logika Adaptive (ALM)
Modul logika adaptive (ALM) adalah blok bangunan logika dalam perangkat Intel® FPGA yang didukung, dan dirancang untuk memaksimalkan performa serta utilisasi. Setiap ALM memiliki beberapa mode operasi yang berbeda, dan dapat menerapkan berbagai fungsi logika sekuensial dan kombinatorial yang berbeda.
Register Modul Logika Adaptif (ALM)
Register ALM adalah bit register (flip-flop) yang terkandung di dalam ALM dan digunakan untuk menerapkan logika sekuensial.
Fabric dan I/O Phase-Locked Loop (PLL)
Fabric dan IO PLL digunakan untuk menyederhanakan desain dan implementasi jaringan clock dalam fabric Intel® FPGA, serta jaringan clock yang terasosiasi dengan sel IO dalam perangkat.
Memori Tertanam Maksimal
Total kapasitas dari semua blok memori tertanam dalam fabric yang dapat diprogram dari perangkat Intel® FPGA.
Blok Pemrosesan Sinyal Digital (DSP)
Blok pemrosesan sinyal digital (DSP) adalah blok bangunan matematika dalam perangkat Intel® FPGA yang didukung dan mengandung pengganda serta akumulator performa tinggi untuk menerapkan berbagai fungsi pemrosesan sinyal digital.
Format Pemrosesan Sinyal Digital (DSP)
Tergantung pada rangkaian perangkat Intel® FPGA, blok DSP mendukung format berbeda seperti hard floating point, hard fixed point, menggandakan dan mengakumulasikan, serta hanya mengalikan.
Kontroler Memori Keras
Kontroler memori keras digunakan untuk mendukung sistem memori eksternal performa tinggi yang terhubung ke Intel® FPGA. Kontroler memori keras menghemat daya dan sumber daya FPGA jika dibandingkan dengan kontroler memori lunak yang setara, serta mendukung operasi frekuensi yang lebih tinggi.
Antarmuka Memori Eksternal (EMIF)
Protokol antarmuka memori eksternal didukung oleh perangkat Intel® FPGA.
Jumlah I/O Pengguna Maksimal †
Jumlah maksimum pin I/O bertujuan umum dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Dukungan Standar I/O
Standar antarmuka I/O bertujuan umum didukung oleh perangkat Intel® FPGA.
Pasangan LVDS Maksimum
Jumlah maksimum pasangan LVDS yang dapat dikonfigurasi dalam perangkat Intel® FPGA, dalam paket terbesar yang tersedia. Lihat dokumentasi perangkat untuk jumlah pasangan RX dan TX LVDS berdasarkan jenis paket.
Transceiver Non-Return to Zero (NRZ) Maksimum†
Jumlah transceiver NRZ maksimum dalam perangkat Intel® FPGA, di paket terbesar yang tersedia.
† Jumlah sebenarnya dapat lebih rendah tergantung paket.
Tingkat Data Non-Return to Zero (NRZ) Maksimum†
Tingkat data NRZ maksimum yang didukung oleh transceiver NRZ.
† Tingkat data sebenarnya dapat lebih rendah tergantung kelas kecepatan transceiver.
IP Keras Protokol Transceiver
Kekayaan intelektual keras tersedia di perangkat Intel® FPGA untuk mendukung transceiver serial berkecepatan tinggi. IP keras protokol transceiver menghemat daya dan sumber daya FPGA dibandingkan IP lunak yang setara, serta menyederhanakan implementasi protokol serial.
Pilihan Paket
Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.
Berikan Umpan Balik
Semua informasi yang disediakan bisa berubah sewaktu-waktu, tanpa pemberitahuan sebelumnya. Intel mungkin melakukan perubahan terhadap siklus hidup manufaktur, spesifikasi dan deskripsi produk kapan saja, tanpa pemberitahuan terlebih dahulu. Informasi di sini disediakan "apa adanya" dan Intel tidak membuat pernyataan atau jaminan apa pun terkait keakuratan informasi, atau fitur produk, ketersediaan, fungsionalitas, atau kompatibilitas produk yang tercantum. Hubungi vendor sistem untuk informasi lebih lanjut terkait produk atau sistem tertentu.
Klasifikasi Intel adalah untuk tujuan umum, pendidikan dan perencanaan dan terdiri dari Export Control Classification Numbers (ECCN) dan Harmonized Tariff Schedule (HTS). Segala penggunaan atas klasifikasi Intel tidak berhubungan dengan Intel dan tidak boleh dianggap sebagai perwakilan atau jaminan yang terkait dengan ECCN atau HTS yang sesuai. Perusahaan Anda sebagai importir dan/atau eksportir bertanggung jawab untuk menentukan klasifikasi transaksi yang tepat.
Lihat Lembar Data untuk definisi formal properti dan fitur produk.
‡ Fitur ini mungkin tidak tersedia pada semua sistem komputasi. Harap periksa dengan vendor sistem untuk mengetahui apakah sistem Anda menyediakan fitur ini, atau lihat spesifikasi sistem (motherboard, prosesor, chipset, catu daya, HDD, kontroler grafis, memori, BIOS, driver, monitor mesin virtual (VMM), perangkat lunak platform, dan/atau sistem operasi) untuk kompatibilitas fitur. Fungsionalitas, kinerja, dan manfaat lain dari fitur ini mungkin berbeda tergantung pada konfigurasi sistem.
SKU “yang Diumumkan” masih belum tersedia. Silakan baca Tanggal Peluncuran untuk ketersediaan pasar.