MAX® V 5M40Z CPLD
Spesifikasi
Bandingkan Produk Intel®
Hal Penting
-
Koleksi Produk
MAX® V CPLD
-
Status
Launched
-
Tanggal Peluncuran
2010
-
Litografi
180 nm
Sumber Daya
Fitur
-
Osilator Internal
Ya
-
Reset Power-on Cepat
Ya
-
JTAG pemindaian batasan
Ya
-
JTAG ISP
Ya
-
Register Input Cepat
Ya
-
Power-up Register yang Dapat Diprogram
Ya
-
Penerjemah JTAG
Ya
-
IPS real-time
Ya
-
MultiVolt I/Os†
1.2 V, 1.5 V, 1.8 V, 2.5 V, 3.3 V
-
Power Bank I/O
2
-
Dukungan Output Maksimum
54
-
LVTTL/LVCMOS
Ya
-
Output LVDS Teremulasi
Ya
-
Schmitt Triggers
Ya
-
Tingkat Slew yang Dapat Diprogram
Ya
-
Resistor Pull-up yang Dapat Diprogram
Ya
-
Pin GND yang Dapat Diprogram
Ya
-
Output Open-drain
Ya
-
Bus Hold
Ya
Spesifikasi Paket
-
Pilihan Paket
M64, E64
-
Ukuran Paket
4.5mm x 4.5mm, 9mm x 9mm
Informasi Tambahan
-
URL Informasi Tambahan
Product Table (Family Comparison)
Datasheet
All FPGA Documentation
Driver dan Perangkat Lunak
Deskripsi
Tipe
Lainnya
Versi
OS
Tanggal
Semua
Lihat Detail
Unduh
Tidak ada hasil yang ditemukan untuk
Y
/apps/intel/arksuite/template/arkProductPageTemplate
Driver & Perangkat Lunak Terbaru
Tanggal Peluncuran
Tanggal pertama kali produk diperkenalkan.
Litografi
Litografi mengacu pada teknologi semikonduktor yang digunakan untuk memproduksi sirkuit terintegrasi, dan dilaporkan dalam nanometer (nm), menunjukkan ukuran fitur yang ditanam pada semikonduktor.
Elemen Logika (LE)
Elemen logika (LE) adalah unit logika terkecil dalam arsitektur Intel® FPGA. LE ringkas dan menghadirkan fitur tingkat lanjut dengan penggunaan logika yang efisien.
Makrosel yang Setara
Tipikal rasio makrosel yang setara" adalah sekitar 1,3 LE per makrosel berdasarkan data empiris.
Penundaan Pin-ke-pin
Penundaan pin-ke-pin adalah waktu yang diperlukan bagi sinyal dari pin input untuk menyebarkan melalui logika kombinasi dan muncul di pin output eksternal.
Memori Flash Pengguna
Memori Flash Pengguna (UFM) menghadirkan akses ke blok memori flash serial dalam perangkat ini.
Logika yang Dapat Diubah ke Memori
LE yang tidak digunakan dapat diubah menjadi memori. Jumlah total bit RAM LE yang tersedia tergantung pada konfigurasi mode memori, kedalaman, dan lebar dari memori yang digunakan.
Osilator Internal
Osilator internal digunakan untuk memenuhi persyaratan clocking dari banyak desain dan menghilangkan persyaratan kesirkuitan clock eksternal.
Reset Power-on Cepat
Reset cepat seluruh desain menjadi kondisi awal dan diketahui setelah catu daya terdeteksi.
JTAG pemindaian batasan
Menguji yang mengisolasi kesirkuitan internal perangkat dari kesirkutain I/O.
JTAG ISP
In-System Programmability melalui antarmuka JTAG.
Register Input Cepat
Register input dalam sel I/O yang memiliki koneksi langsung dan cepat dari pin I/O.
Power-up Register yang Dapat Diprogram
Memungkinkan output terdaftar untuk meningkatkan durasi tertentu setelah power-up melalui perangkat lunak Quartus II.
Penerjemah JTAG
Memperbolehkan akses ke JTAG TAP dan menyatakan sinyal ketika baik instruksi USER0 atau USER1 diberikan ke JTAG TAP.
IPS real-time
Dapat memprogram perangkat yang didukung ketika perangkat masih beroperasi.
MultiVolt I/Os†
Memungkinkan perangkat dalam semua paket untuk melakukan antarmuka dengan sistem dari tegangan pasokan yang berbeda. †Resistor eksternal harus digunakan untuk toleransi 5,0 V.
Power Bank I/O
Kelompok pin I/O yang dikelompokkan dengan tujuan mengkhususkan standar I/O. Untuk didukung selama perangkat beroperasi.
Dukungan Output Maksimum
Jumlah input kontrol maksimum yang mengizinkan atau mencegah output data dari perangkat.
LVTTL/LVCMOS
Low Voltage Transistor to Transistor Logic / Low Voltage Complementary Metal Oxide Semiconductor
Output LVDS Teremulasi
Output Low Voltage Differential Signaling
Schmitt Triggers
Memungkinkan buffer input untuk menanggapi tingkat edge input yang lambat dengan tingkat edge output yang cepat.
Tingkat Slew yang Dapat Diprogram
Kontrol tingkat slew output yang dapat dikonfigurasi untuk performa kecepatan tinggi dan kebisingan rendah.
Resistor Pull-up yang Dapat Diprogram
Setiap pin I/O pada perangkat menghadirkan resisten pull-up yang dapat diprogram opsional selama mode pengguna. Jika fitur ini diaktifkan untuk pin I/O, resistor pull-up menahan output ke tingkat VCCIO dari bank pin output.
Pin GND yang Dapat Diprogram
Setiap pin I/O tidak digunakan pada perangkat dapat digunakan sebagai pin dasar tambahan.
Output Open-drain
Perangkat menghadirkan output open-drain opsional (setara dengan open-collector) untuk setiap pin I/O. Output open-drain ini memungkinkan perangkat untuk menghadirkan sinyal kontrol tingkat sistem yang dapat ditegaskan oleh beberapa perangkat apa pun.
Bus Hold
Setiap pin I/O pada perangkat menghadirkan fitur bus-hold opsional. Kesirkuitan bus-hold dapat menahan sinyal pada pin I/O di keadaan terakhirnya.
Pilihan Paket
Perangkat Intel® FPGA tersedia dalam ukuran paket yang berbeda, dengan jumlah IO dan transceiver yang berbeda, untuk menyesuaikan kebutuhan sistem pelanggan.
Berikan Umpan Balik
Semua informasi yang disediakan bisa berubah sewaktu-waktu, tanpa pemberitahuan sebelumnya. Intel mungkin melakukan perubahan terhadap siklus hidup manufaktur, spesifikasi dan deskripsi produk kapan saja, tanpa pemberitahuan terlebih dahulu. Informasi di sini disediakan "apa adanya" dan Intel tidak membuat pernyataan atau jaminan apa pun terkait keakuratan informasi, atau fitur produk, ketersediaan, fungsionalitas, atau kompatibilitas produk yang tercantum. Hubungi vendor sistem untuk informasi lebih lanjut terkait produk atau sistem tertentu.
Klasifikasi Intel adalah untuk tujuan umum, pendidikan dan perencanaan dan terdiri dari Export Control Classification Numbers (ECCN) dan Harmonized Tariff Schedule (HTS). Segala penggunaan atas klasifikasi Intel tidak berhubungan dengan Intel dan tidak boleh dianggap sebagai perwakilan atau jaminan yang terkait dengan ECCN atau HTS yang sesuai. Perusahaan Anda sebagai importir dan/atau eksportir bertanggung jawab untuk menentukan klasifikasi transaksi yang tepat.
Lihat Lembar Data untuk definisi formal properti dan fitur produk.
‡ Fitur ini mungkin tidak tersedia pada semua sistem komputasi. Harap periksa dengan vendor sistem untuk mengetahui apakah sistem Anda menyediakan fitur ini, atau lihat spesifikasi sistem (motherboard, prosesor, chipset, catu daya, HDD, kontroler grafis, memori, BIOS, driver, monitor mesin virtual (VMM), perangkat lunak platform, dan/atau sistem operasi) untuk kompatibilitas fitur. Fungsionalitas, kinerja, dan manfaat lain dari fitur ini mungkin berbeda tergantung pada konfigurasi sistem.
SKU “yang Diumumkan” masih belum tersedia. Silakan baca Tanggal Peluncuran untuk ketersediaan pasar.