FPGA Cyclone® IV EP4CGX30

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Configuration E/S

Spécifications du package

Commande et conformité

Commande et spécifications

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23C7N

  • MM# 967182
  • Code de spécification SR60H
  • Code de commande EP4CGX30CF23C7N
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 700432745350

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19C7

  • MM# 967335
  • Code de spécification SR650
  • Code de commande EP4CGX30CF19C7
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 812093813821

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23I7

  • MM# 967336
  • Code de spécification SR651
  • Code de commande EP4CGX30CF23I7
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 698591

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14C7

  • MM# 970243
  • Code de spécification SR8JK
  • Code de commande EP4CGX30BF14C7
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 701731

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14C7N

  • MM# 970244
  • Code de spécification SR8JL
  • Code de commande EP4CGX30BF14C7N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 694077744227

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14I7

  • MM# 970245
  • Code de spécification SR8JM
  • Code de commande EP4CGX30BF14I7
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 701044

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14I7N

  • MM# 970246
  • Code de spécification SR8JN
  • Code de commande EP4CGX30BF14I7N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 692318

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23C6N

  • MM# 970247
  • Code de spécification SR8JP
  • Code de commande EP4CGX30CF23C6N
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 699114745557

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19C6

  • MM# 971180
  • Code de spécification SR9DP
  • Code de commande EP4CGX30CF19C6
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 813821

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19C6N

  • MM# 971181
  • Code de spécification SR9DQ
  • Code de commande EP4CGX30CF19C6N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 700245744722

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23C7

  • MM# 971182
  • Code de spécification SR9DR
  • Code de commande EP4CGX30CF23C7
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 700213

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23C8

  • MM# 971183
  • Code de spécification SR9DS
  • Code de commande EP4CGX30CF23C8
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 694112

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19I7

  • MM# 971931
  • Code de spécification SRAHU
  • Code de commande EP4CGX30CF19I7
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 813821813834

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14C6

  • MM# 972686
  • Code de spécification SRASD
  • Code de commande EP4CGX30BF14C6
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 695922

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19C7N

  • MM# 972687
  • Code de spécification SRASE
  • Code de commande EP4CGX30CF19C7N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 701608744641

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19C8N

  • MM# 972688
  • Code de spécification SRASF
  • Code de commande EP4CGX30CF19C8N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 697661745727

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23I7N

  • MM# 972689
  • Code de spécification SRASG
  • Code de commande EP4CGX30CF23I7N
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 697812744975

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14C8

  • MM# 973218
  • Code de spécification SRB5U
  • Code de commande EP4CGX30BF14C8
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 697919

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14C8N

  • MM# 973219
  • Code de spécification SRB5V
  • Code de commande EP4CGX30BF14C8N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 698057744375

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23C8N

  • MM# 973220
  • Code de spécification SRB5W
  • Code de commande EP4CGX30CF23C8N
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 700813745146

Cyclone® IV EP4CGX30 FPGA EP4CGX30BF14C6N

  • MM# 974441
  • Code de spécification SRCH6
  • Code de commande EP4CGX30BF14C6N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 694294746583

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19C8

  • MM# 974442
  • Code de spécification SRCH7
  • Code de commande EP4CGX30CF19C8
  • Progression A1
  • ECCN EAR99

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF19I7N

  • MM# 974443
  • Code de spécification SRCH8
  • Code de commande EP4CGX30CF19I7N
  • Progression A1
  • ECCN EAR99
  • MDDS - Content ID 694063745880

Cyclone® IV EP4CGX30 FPGA EP4CGX30CF23C6

  • MM# 974444
  • Code de spécification SRCH9
  • Code de commande EP4CGX30CF23C6
  • Progression A1
  • ECCN 3A991
  • MDDS - Content ID 691728

Informations de conformité commerciale

  • ECCN Varie en fonction du produit
  • CCATS NA
  • US HTS 8542390001

Informations PCN

SRASG

SRASF

SRCH9

SRASE

SRCH8

SR651

SRASD

SRCH7

SR650

SRCH6

SR8JP

SR8JN

SR8JM

SR8JL

SR8JK

SR9DQ

SR9DP

SRB5W

SRB5V

SRB5U

SR60H

SRAHU

SR9DS

SR9DR

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Blocs DSP (Digital Signal Processing)

Le bloc de traitement du signal numérique (DSP, Digital Signal Processing) est le composant de base mathématique des appareils Intel® FPGA pris en charge. Il contient des multiplicateurs et des accumulateurs hautes performances permettant de mettre en œuvre diverses fonctions de traitement du signal numérique.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Nombre maximal d'émetteurs-récepteurs sans retour à zéro (NRZ, Non-Return to Zero)

Le nombre maximum d'émetteurs-récepteurs NRZ dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Débit de données maximal sans retour à zéro (NRZ)

Le débit maximal de données NRZ qui est pris en charge par les émetteurs-récepteurs NRZ.
† Le débit de données réel peut être inférieur en fonction de la vitesse de l'émetteur-récepteur.

IP matérielle de protocole d'émetteur-récepteur

Propriété intellectuelle matérielle disponible dans l'appareil Intel® FPGA pour prendre en charge les émetteurs-récepteurs série à haute vitesse. La propriété intellectuelle matérielle du protocole de l'émetteur-récepteur permet d'économiser de l'énergie et des ressources FPGA par rapport à la propriété intellectuelle logicielle équivalente, et simplifie la mise en œuvre du protocole série.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Convertisseur analogique-numérique

Le convertisseur analogique-numérique est un convertisseur de données disponible dans certaines familles de périphériques Intel® FPGA.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.