FPGA Cyclone® V 5CSEA2

FPGA Cyclone® V 5CSEA2

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Configuration E/S

Spécifications du package

Infos supplémentaires

Commande et conformité

Commande et spécifications

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19C8N

  • MM# 965715
  • Code de spécification SR4SG
  • Code de commande 5CSEBA2U19C8N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19C8SN

  • MM# 965716
  • Code de spécification SR4SH
  • Code de commande 5CSEBA2U19C8SN
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEMA2U23I7N

  • MM# 965722
  • Code de spécification SR4SP
  • Code de commande 5CSEMA2U23I7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19A7N

  • MM# 965984
  • Code de spécification SR50A
  • Code de commande 5CSEBA2U19A7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23C7SN

  • MM# 965985
  • Code de spécification SR50B
  • Code de commande 5CSEBA2U23C7SN
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23I7

  • MM# 965986
  • Code de spécification SR50C
  • Code de commande 5CSEBA2U23I7
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEMA2U23C8N

  • MM# 966131
  • Code de spécification SR54M
  • Code de commande 5CSEMA2U23C8N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19I7SN

  • MM# 968364
  • Code de spécification SR70F
  • Code de commande 5CSEBA2U19I7SN
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23C6N

  • MM# 968365
  • Code de spécification SR70G
  • Code de commande 5CSEBA2U23C6N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23C8SN

  • MM# 968367
  • Code de spécification SR70J
  • Code de commande 5CSEBA2U23C8SN
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19C6N

  • MM# 968972
  • Code de spécification SR7J0
  • Code de commande 5CSEBA2U19C6N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23C8N

  • MM# 968973
  • Code de spécification SR7J1
  • Code de commande 5CSEBA2U23C8N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23I7N

  • MM# 968974
  • Code de spécification SR7J2
  • Code de commande 5CSEBA2U23I7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEMA2U23C7N

  • MM# 968992
  • Code de spécification SR7JM
  • Code de commande 5CSEMA2U23C7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEMA2U23A7N

  • MM# 969118
  • Code de spécification SR7N9
  • Code de commande 5CSEMA2U23A7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19I7N

  • MM# 970627
  • Code de spécification SR8V8
  • Code de commande 5CSEBA2U19I7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23A7N

  • MM# 970628
  • Code de spécification SR8V9
  • Code de commande 5CSEBA2U23A7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23C7N

  • MM# 970629
  • Code de spécification SR8VA
  • Code de commande 5CSEBA2U23C7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U23I7SN

  • MM# 970630
  • Code de spécification SR8VB
  • Code de commande 5CSEBA2U23I7SN
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19C7N

  • MM# 973768
  • Code de spécification SRBN0
  • Code de commande 5CSEBA2U19C7N
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEBA2U19C7SN

  • MM# 973769
  • Code de spécification SRBN1
  • Code de commande 5CSEBA2U19C7SN
  • Progression A1

Cyclone® V 5CSEA2 FPGA 5CSEMA2U23C6N

  • MM# 973783
  • Code de spécification SRBNC
  • Code de commande 5CSEMA2U23C6N
  • Progression A1

Informations de conformité commerciale

  • ECCN EAR99
  • CCATS NA
  • US HTS 8542390001

Informations PCN/MDDS

SR4SP

SR70J

SR7J1

SR7J0

SR8V9

SR7JM

SR8V8

SRBNC

SR50A

SRBN1

SR8VB

SRBN0

SR8VA

SR7N9

SR7J2

SR54M

SR70G

SR70F

SR4SH

SR4SG

SR50C

SR50B

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Modules logiques adaptatifs (ALM)

Le module logique adaptatif (ALM, Adaptive Logic Module) est le composant de base logique des appareils Intel® FPGA pris en charge. Il est conçu pour optimiser les performances et l'utilisation. Chaque ALM a plusieurs modes de fonctionnement différents, et peut mettre en œuvre une variété de fonctions logiques combinatoires et séquentielles différentes.

Registres du module logique adaptatif (ALM)

Les registres ALM sont les bits de registre (bascules) qui sont contenus dans les ALM et sont utilisés pour mettre en œuvre une logique séquentielle.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Blocs DSP (Digital Signal Processing)

Le bloc de traitement du signal numérique (DSP, Digital Signal Processing) est le composant de base mathématique des appareils Intel® FPGA pris en charge. Il contient des multiplicateurs et des accumulateurs hautes performances permettant de mettre en œuvre diverses fonctions de traitement du signal numérique.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Système processeur matériel (HPS)

Le système de processeur matériel (HPS, Hard Processor System) est un système complet de processeur matériel contenu dans l'infrastructure Intel® FPGA.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Convertisseur analogique-numérique

Le convertisseur analogique-numérique est un convertisseur de données disponible dans certaines familles de périphériques Intel® FPGA.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.