FPGA Cyclone® V 5CGXC7

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Configuration E/S

Spécifications du package

Infos supplémentaires

Commande et conformité

Commande et spécifications

Cyclone® V 5CGXC7 FPGA 5CGXBC7C6F23C7N

  • MM# 965697
  • Code de spécification SR4RY
  • Code de commande 5CGXBC7C6F23C7N
  • Progression A1
  • MDDS - Content ID 694027

Cyclone® V 5CGXC7 FPGA 5CGXBC7C7U19C8N

  • MM# 965698
  • Code de spécification SR4RZ
  • Code de commande 5CGXBC7C7U19C8N
  • Progression A1
  • MDDS - Content ID 693312

Cyclone® V 5CGXC7 FPGA 5CGXBC7D6F31C7N

  • MM# 965699
  • Code de spécification SR4S0
  • Code de commande 5CGXBC7D6F31C7N
  • Progression A1
  • MDDS - Content ID 700468

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6F23C6N

  • MM# 965709
  • Code de spécification SR4SA
  • Code de commande 5CGXFC7C6F23C6N
  • Progression A1
  • MDDS - Content ID 696709

Cyclone® V 5CGXC7 FPGA 5CGXBC7B6M15C7N

  • MM# 965963
  • Code de spécification SR4ZQ
  • Code de commande 5CGXBC7B6M15C7N
  • Progression A1
  • MDDS - Content ID 724288

Cyclone® V 5CGXC7 FPGA 5CGXBC7D6F27C7N

  • MM# 965964
  • Code de spécification SR4ZR
  • Code de commande 5CGXBC7D6F27C7N
  • Progression A1
  • MDDS - Content ID 693443

Cyclone® V 5CGXC7 FPGA 5CGXFC7B6M15I7N

  • MM# 965974
  • Code de spécification SR501
  • Code de commande 5CGXFC7B6M15I7N
  • Progression A1
  • MDDS - Content ID 693458

Cyclone® V 5CGXC7 FPGA 5CGXFC7B7M15C8N

  • MM# 965975
  • Code de spécification SR502
  • Code de commande 5CGXFC7B7M15C8N
  • Progression A1
  • MDDS - Content ID 699949

Cyclone® V 5CGXC7 FPGA 5CGXFC7C7F23C8N

  • MM# 965976
  • Code de spécification SR503
  • Code de commande 5CGXFC7C7F23C8N
  • Progression A1
  • MDDS - Content ID 698145

Cyclone® V 5CGXC7 FPGA 5CGXFC7C7U19C8N

  • MM# 965977
  • Code de spécification SR504
  • Code de commande 5CGXFC7C7U19C8N
  • Progression A1
  • MDDS - Content ID 698337

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F27C6N

  • MM# 965978
  • Code de spécification SR505
  • Code de commande 5CGXFC7D6F27C6N
  • Progression A1
  • MDDS - Content ID 696153

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F31C6N

  • MM# 965979
  • Code de spécification SR506
  • Code de commande 5CGXFC7D6F31C6N
  • Progression A1
  • MDDS - Content ID 691581

Cyclone® V 5CGXC7 FPGA 5CGXBC7D7F27C8N

  • MM# 968216
  • Code de spécification SR6W5
  • Code de commande 5CGXBC7D7F27C8N
  • Progression A1
  • MDDS - Content ID 697166

Cyclone® V 5CGXC7 FPGA 5CGXFC7B6M15C7N

  • MM# 968226
  • Code de spécification SR6WF
  • Code de commande 5CGXFC7B6M15C7N
  • Progression A1
  • MDDS - Content ID 698999

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6F23C7N

  • MM# 968227
  • Code de spécification SR6WG
  • Code de commande 5CGXFC7C6F23C7N
  • Progression A1
  • MDDS - Content ID 701183

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F27I7N

  • MM# 968229
  • Code de spécification SR6WJ
  • Code de commande 5CGXFC7D6F27I7N
  • Progression A1
  • MDDS - Content ID 700901

Cyclone® V 5CGXC7 FPGA 5CGXFC7D7F31C8N

  • MM# 968230
  • Code de spécification SR6WK
  • Code de commande 5CGXFC7D7F31C8N
  • Progression A1
  • MDDS - Content ID 698224

Cyclone® V 5CGXC7 FPGA 5CGXBC7B7M15C8N

  • MM# 968355
  • Code de spécification SR706
  • Code de commande 5CGXBC7B7M15C8N
  • Progression A1
  • MDDS - Content ID 698840

Cyclone® V 5CGXC7 FPGA 5CGXFC7B6M15I7

  • MM# 968360
  • Code de spécification SR70B
  • Code de commande 5CGXFC7B6M15I7
  • Progression A1
  • MDDS - Content ID 697406

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6F23I7

  • MM# 968361
  • Code de spécification SR70C
  • Code de commande 5CGXFC7C6F23I7
  • Progression A1
  • MDDS - Content ID 696003

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F31I7

  • MM# 968362
  • Code de spécification SR70D
  • Code de commande 5CGXFC7D6F31I7
  • Progression A1
  • MDDS - Content ID 695592

Cyclone® V 5CGXC7 FPGA 5CGXBC7C7F23C8N

  • MM# 968497
  • Code de spécification SR745
  • Code de commande 5CGXBC7C7F23C8N
  • Progression A1
  • MDDS - Content ID 702813

Cyclone® V 5CGXC7 FPGA 5CGXBC7C6U19C7N

  • MM# 968909
  • Code de spécification SR7G6
  • Code de commande 5CGXBC7C6U19C7N
  • Progression A1
  • MDDS - Content ID 697860

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F27I7

  • MM# 968922
  • Code de spécification SR7GK
  • Code de commande 5CGXFC7D6F27I7
  • Progression A1
  • MDDS - Content ID 697310

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F31A7N

  • MM# 968925
  • Code de spécification SR7GL
  • Code de commande 5CGXFC7D6F31A7N
  • Progression A1
  • MDDS - Content ID 693234

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F31C7N

  • MM# 968969
  • Code de spécification SR7HY
  • Code de commande 5CGXFC7D6F31C7N
  • Progression A1
  • MDDS - Content ID 697338

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6U19C7N

  • MM# 969102
  • Code de spécification SR7MV
  • Code de commande 5CGXFC7C6U19C7N
  • Progression A1
  • MDDS - Content ID 695939

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6F23I7N

  • MM# 969103
  • Code de spécification SR7MU
  • Code de commande 5CGXFC7C6F23I7N
  • Progression A1
  • MDDS - Content ID 702485

Cyclone® V 5CGXC7 FPGA 5CGXBC7D7F31C8N

  • MM# 970606
  • Code de spécification SR8UM
  • Code de commande 5CGXBC7D7F31C8N
  • Progression A1
  • MDDS - Content ID 696744

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6U19A7N

  • MM# 970619
  • Code de spécification SR8V0
  • Code de commande 5CGXFC7C6U19A7N
  • Progression A1
  • MDDS - Content ID 697182

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6U19C6N

  • MM# 970620
  • Code de spécification SR8V1
  • Code de commande 5CGXFC7C6U19C6N
  • Progression A1
  • MDDS - Content ID 699062

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6U19I7N

  • MM# 970621
  • Code de spécification SR8V2
  • Code de commande 5CGXFC7C6U19I7N
  • Progression A1
  • MDDS - Content ID 695754

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F27C7N

  • MM# 970622
  • Code de spécification SR8V3
  • Code de commande 5CGXFC7D6F27C7N
  • Progression A1
  • MDDS - Content ID 692867

Cyclone® V 5CGXC7 FPGA 5CGXFC7D6F31I7N

  • MM# 970623
  • Code de spécification SR8V4
  • Code de commande 5CGXFC7D6F31I7N
  • Progression A1
  • MDDS - Content ID 698114

Cyclone® V 5CGXC7 FPGA 5CGXFC7B6M15C6N

  • MM# 973764
  • Code de spécification SRBMW
  • Code de commande 5CGXFC7B6M15C6N
  • Progression A1
  • MDDS - Content ID 693242

Cyclone® V 5CGXC7 FPGA 5CGXFC7C6U19I7

  • MM# 973765
  • Code de spécification SRBMX
  • Code de commande 5CGXFC7C6U19I7
  • Progression A1
  • MDDS - Content ID 691629

Cyclone® V 5CGXC7 FPGA 5CGXFC7D7F27C8N

  • MM# 973766
  • Code de spécification SRBMY
  • Code de commande 5CGXFC7D7F27C8N
  • Progression A1
  • MDDS - Content ID 700118

Informations de conformité commerciale

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informations PCN

SR501

SR6W5

SR4S0

SR706

SR4RZ

SR4RY

SR506

SR505

SR504

SR503

SR745

SR502

SR7MV

SR7MU

SRBMY

SRBMX

SR4ZR

SRBMW

SR4ZQ

SR8V4

SR8V3

SR8V2

SR8V1

SR8V0

SR8UM

SR7GL

SR7GK

SR6WG

SR7G6

SR6WF

SR4SA

SR70D

SR6WK

SR70C

SR6WJ

SR70B

SR7HY

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Modules logiques adaptatifs (ALM)

Le module logique adaptatif (ALM, Adaptive Logic Module) est le composant de base logique des appareils Intel® FPGA pris en charge. Il est conçu pour optimiser les performances et l'utilisation. Chaque ALM a plusieurs modes de fonctionnement différents, et peut mettre en œuvre une variété de fonctions logiques combinatoires et séquentielles différentes.

Registres du module logique adaptatif (ALM)

Les registres ALM sont les bits de registre (bascules) qui sont contenus dans les ALM et sont utilisés pour mettre en œuvre une logique séquentielle.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Blocs DSP (Digital Signal Processing)

Le bloc de traitement du signal numérique (DSP, Digital Signal Processing) est le composant de base mathématique des appareils Intel® FPGA pris en charge. Il contient des multiplicateurs et des accumulateurs hautes performances permettant de mettre en œuvre diverses fonctions de traitement du signal numérique.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Nombre maximal d'émetteurs-récepteurs sans retour à zéro (NRZ, Non-Return to Zero)

Le nombre maximum d'émetteurs-récepteurs NRZ dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Débit de données maximal sans retour à zéro (NRZ)

Le débit maximal de données NRZ qui est pris en charge par les émetteurs-récepteurs NRZ.
† Le débit de données réel peut être inférieur en fonction de la vitesse de l'émetteur-récepteur.

IP matérielle de protocole d'émetteur-récepteur

Propriété intellectuelle matérielle disponible dans l'appareil Intel® FPGA pour prendre en charge les émetteurs-récepteurs série à haute vitesse. La propriété intellectuelle matérielle du protocole de l'émetteur-récepteur permet d'économiser de l'énergie et des ressources FPGA par rapport à la propriété intellectuelle logicielle équivalente, et simplifie la mise en œuvre du protocole série.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Convertisseur analogique-numérique

Le convertisseur analogique-numérique est un convertisseur de données disponible dans certaines familles de périphériques Intel® FPGA.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.