FPGA Cyclone® V 5CGXC9

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Configuration E/S

Spécifications du package

Infos supplémentaires

Commande et conformité

Commande et spécifications

Cyclone® V 5CGXC9 FPGA 5CGXBC9A6U19C7N

  • MM# 965700
  • Code de spécification SR4S1
  • Code de commande 5CGXBC9A6U19C7N
  • Progression A1
  • MDDS - Content ID 696410

Cyclone® V 5CGXC9 FPGA 5CGXBC9A7U19C8N

  • MM# 965701
  • Code de spécification SR4S2
  • Code de commande 5CGXBC9A7U19C8N
  • Progression A1
  • MDDS - Content ID 697446

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19C7N

  • MM# 965710
  • Code de spécification SR4SB
  • Code de commande 5CGXFC9A6U19C7N
  • Progression A1
  • MDDS - Content ID 696767

Cyclone® V 5CGXC9 FPGA 5CGXFC9D6F27C7N

  • MM# 965711
  • Code de spécification SR4SC
  • Code de commande 5CGXFC9D6F27C7N
  • Progression A1
  • MDDS - Content ID 695896744943

Cyclone® V 5CGXC9 FPGA 5CGXFC9D6F27I7N

  • MM# 965712
  • Code de spécification SR4SD
  • Code de commande 5CGXFC9D6F27I7N
  • Progression A1
  • MDDS - Content ID 697160744250

Cyclone® V 5CGXC9 FPGA 5CGXFC9D7F27C8N

  • MM# 965713
  • Code de spécification SR4SE
  • Code de commande 5CGXFC9D7F27C8N
  • Progression A1
  • MDDS - Content ID 693706

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F35C7N

  • MM# 965714
  • Code de spécification SR4SF
  • Code de commande 5CGXFC9E6F35C7N
  • Progression A1
  • MDDS - Content ID 702765745651

Cyclone® V 5CGXC9 FPGA 5CGXBC9C7F23C8N

  • MM# 965965
  • Code de spécification SR4ZS
  • Code de commande 5CGXBC9C7F23C8N
  • Progression A1
  • MDDS - Content ID 697398

Cyclone® V 5CGXC9 FPGA 5CGXBC9D7F27C8N

  • MM# 965966
  • Code de spécification SR4ZT
  • Code de commande 5CGXBC9D7F27C8N
  • Progression A1
  • MDDS - Content ID 701871

Cyclone® V 5CGXC9 FPGA 5CGXBC9E6F35C7N

  • MM# 965967
  • Code de spécification SR4ZU
  • Code de commande 5CGXBC9E6F35C7N
  • Progression A1
  • MDDS - Content ID 702051

Cyclone® V 5CGXC9 FPGA 5CGXFC9C6F23I7N

  • MM# 965981
  • Code de spécification SR507
  • Code de commande 5CGXFC9C6F23I7N
  • Progression A1
  • MDDS - Content ID 696922

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F31I7N

  • MM# 965983
  • Code de spécification SR509
  • Code de commande 5CGXFC9E6F31I7N
  • Progression A1
  • MDDS - Content ID 692235744220

Cyclone® V 5CGXC9 FPGA 5CGXBC9E7F35C8N

  • MM# 968217
  • Code de spécification SR6W6
  • Code de commande 5CGXBC9E7F35C8N
  • Progression A1
  • MDDS - Content ID 696618

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19I7N

  • MM# 968231
  • Code de spécification SR6WL
  • Code de commande 5CGXFC9A6U19I7N
  • Progression A1
  • MDDS - Content ID 695041

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F35I7

  • MM# 968232
  • Code de spécification SR6WM
  • Code de commande 5CGXFC9E6F35I7
  • Progression A1
  • MDDS - Content ID 694028

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F35I7N

  • MM# 968233
  • Code de spécification SR6WN
  • Code de commande 5CGXFC9E6F35I7N
  • Progression A1
  • MDDS - Content ID 700954744099

Cyclone® V 5CGXC9 FPGA 5CGXFC9E7F31C8N

  • MM# 968234
  • Code de spécification SR6WP
  • Code de commande 5CGXFC9E7F31C8N
  • Progression A1
  • MDDS - Content ID 694863

Cyclone® V 5CGXC9 FPGA 5CGXBC9D6F27C7N

  • MM# 968356
  • Code de spécification SR707
  • Code de commande 5CGXBC9D6F27C7N
  • Progression A1
  • MDDS - Content ID 696869

Cyclone® V 5CGXC9 FPGA 5CGXFC9E6F31C7N

  • MM# 968363
  • Code de spécification SR70E
  • Code de commande 5CGXFC9E6F31C7N
  • Progression A1
  • MDDS - Content ID 702793744411

Cyclone® V 5CGXC9 FPGA 5CGXBC9E7F31C8N

  • MM# 968503
  • Code de spécification SR74B
  • Code de commande 5CGXBC9E7F31C8N
  • Progression A1
  • MDDS - Content ID 698017

Cyclone® V 5CGXC9 FPGA 5CGXFC9C6F23C7N

  • MM# 968971
  • Code de spécification SR7HZ
  • Code de commande 5CGXFC9C6F23C7N
  • Progression A1
  • MDDS - Content ID 691879

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19I7

Cyclone® V 5CGXC9 FPGA 5CGXFC9A7U19C8N

  • MM# 969106
  • Code de spécification SR7MX
  • Code de commande 5CGXFC9A7U19C8N
  • Progression A1
  • MDDS - Content ID 700301

Cyclone® V 5CGXC9 FPGA 5CGXBC9C6F23C7N

  • MM# 970607
  • Code de spécification SR8UN
  • Code de commande 5CGXBC9C6F23C7N
  • Progression A1
  • MDDS - Content ID 702393744135

Cyclone® V 5CGXC9 FPGA 5CGXBC9E6F31C7N

  • MM# 970608
  • Code de spécification SR8UP
  • Code de commande 5CGXBC9E6F31C7N
  • Progression A1
  • MDDS - Content ID 700091

Cyclone® V 5CGXC9 FPGA 5CGXFC9C7F23C8N

  • MM# 970624
  • Code de spécification SR8V5
  • Code de commande 5CGXFC9C7F23C8N
  • Progression A1
  • MDDS - Content ID 698622745090

Cyclone® V 5CGXC9 FPGA 5CGXFC9E7F35C8N

  • MM# 970625
  • Code de spécification SR8V6
  • Code de commande 5CGXFC9E7F35C8N
  • Progression A1
  • MDDS - Content ID 693500

Cyclone® V 5CGXC9 FPGA 5CGXFC9A6U19A7N

  • MM# 973767
  • Code de spécification SRBMZ
  • Code de commande 5CGXFC9A6U19A7N
  • Progression A1
  • MDDS - Content ID 693890

Informations de conformité commerciale

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informations PCN

SR6W6

SR4S2

SR4S1

SR4ZU

SRBMZ

SR509

SR707

SR507

SR7MX

SR7MW

SR4ZT

SR4ZS

SR8UP

SR8UN

SR6WP

SR8V6

SR8V5

SR4SE

SR4SD

SR74B

SR4SC

SR4SB

SR6WN

SR6WM

SR70E

SR6WL

SR7HZ

SR4SF

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Modules logiques adaptatifs (ALM)

Le module logique adaptatif (ALM, Adaptive Logic Module) est le composant de base logique des appareils Intel® FPGA pris en charge. Il est conçu pour optimiser les performances et l'utilisation. Chaque ALM a plusieurs modes de fonctionnement différents, et peut mettre en œuvre une variété de fonctions logiques combinatoires et séquentielles différentes.

Registres du module logique adaptatif (ALM)

Les registres ALM sont les bits de registre (bascules) qui sont contenus dans les ALM et sont utilisés pour mettre en œuvre une logique séquentielle.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Blocs DSP (Digital Signal Processing)

Le bloc de traitement du signal numérique (DSP, Digital Signal Processing) est le composant de base mathématique des appareils Intel® FPGA pris en charge. Il contient des multiplicateurs et des accumulateurs hautes performances permettant de mettre en œuvre diverses fonctions de traitement du signal numérique.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Nombre maximal d'émetteurs-récepteurs sans retour à zéro (NRZ, Non-Return to Zero)

Le nombre maximum d'émetteurs-récepteurs NRZ dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Débit de données maximal sans retour à zéro (NRZ)

Le débit maximal de données NRZ qui est pris en charge par les émetteurs-récepteurs NRZ.
† Le débit de données réel peut être inférieur en fonction de la vitesse de l'émetteur-récepteur.

IP matérielle de protocole d'émetteur-récepteur

Propriété intellectuelle matérielle disponible dans l'appareil Intel® FPGA pour prendre en charge les émetteurs-récepteurs série à haute vitesse. La propriété intellectuelle matérielle du protocole de l'émetteur-récepteur permet d'économiser de l'énergie et des ressources FPGA par rapport à la propriété intellectuelle logicielle équivalente, et simplifie la mise en œuvre du protocole série.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Convertisseur analogique-numérique

Le convertisseur analogique-numérique est un convertisseur de données disponible dans certaines familles de périphériques Intel® FPGA.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.