FPGA Arria® V 5ASXB3

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Configuration E/S

Spécifications du package

Infos supplémentaires

Commande et conformité

Commande et spécifications

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C4G

  • MM# 999XDD
  • Code de spécification SRHC0
  • Code de commande 5ASXBB3D4F31C4G
  • Progression A1
  • MDDS - Content ID 725713

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C5G

  • MM# 999XDF
  • Code de spécification SRHC1
  • Code de commande 5ASXBB3D4F31C5G
  • Progression A1
  • MDDS - Content ID 696338

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31I5G

  • MM# 999XDG
  • Code de spécification SRHC2
  • Code de commande 5ASXBB3D4F31I5G
  • Progression A1
  • MDDS - Content ID 725738

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C4G

  • MM# 999XDH
  • Code de spécification SRHC3
  • Code de commande 5ASXBB3D4F35C4G
  • Progression A1
  • MDDS - Content ID 725594

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C5G

  • MM# 999XDJ
  • Code de spécification SRHC4
  • Code de commande 5ASXBB3D4F35C5G
  • Progression A1
  • MDDS - Content ID 724835

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35I5G

  • MM# 999XDL
  • Code de spécification SRHC5
  • Code de commande 5ASXBB3D4F35I5G
  • Progression A1
  • MDDS - Content ID 725773

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C4G

  • MM# 999XDM
  • Code de spécification SRHC6
  • Code de commande 5ASXBB3D4F40C4G
  • Progression A1
  • MDDS - Content ID 725080

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C5G

  • MM# 999XDN
  • Code de spécification SRHC7
  • Code de commande 5ASXBB3D4F40C5G
  • Progression A1
  • MDDS - Content ID 725302

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40I5G

  • MM# 999XDP
  • Code de spécification SRHC8
  • Code de commande 5ASXBB3D4F40I5G
  • Progression A1
  • MDDS - Content ID 725982

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6G

  • MM# 999XDR
  • Code de spécification SRHC9
  • Code de commande 5ASXBB3D6F31C6G
  • Progression A1
  • MDDS - Content ID 726263

Arria® V 5ASXB3 FPGA 5ASXBB3D6F35C6G

  • MM# 999XDT
  • Code de spécification SRHCA
  • Code de commande 5ASXBB3D6F35C6G
  • Progression A1
  • MDDS - Content ID 725426

Arria® V 5ASXB3 FPGA 5ASXBB3D6F40C6G

  • MM# 999XDV
  • Code de spécification SRHCB
  • Code de commande 5ASXBB3D6F40C6G
  • Progression A1
  • MDDS - Content ID 726178

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C4G

  • MM# 999XFA
  • Code de spécification SRHCQ
  • Code de commande 5ASXFB3G4F35C4G
  • Progression A1
  • MDDS - Content ID 725330

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5G

  • MM# 999XFC
  • Code de spécification SRHCR
  • Code de commande 5ASXFB3G4F35C5G
  • Progression A1
  • MDDS - Content ID 725293

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I3G

  • MM# 999XFD
  • Code de spécification SRHCS
  • Code de commande 5ASXFB3G4F35I3G
  • Progression A1
  • MDDS - Content ID 725492

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I5G

  • MM# 999XFG
  • Code de spécification SRHCT
  • Code de commande 5ASXFB3G4F35I5G
  • Progression A1
  • MDDS - Content ID 725178

Arria® V 5ASXB3 FPGA 5ASXFB3G6F35C6G

  • MM# 999XFH
  • Code de spécification SRHCU
  • Code de commande 5ASXFB3G6F35C6G
  • Progression A1
  • MDDS - Content ID 726023

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4G

  • MM# 999XFJ
  • Code de spécification SRHCV
  • Code de commande 5ASXFB3H4F40C4G
  • Progression A1
  • MDDS - Content ID 725220

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C5G

  • MM# 999XFK
  • Code de spécification SRHCW
  • Code de commande 5ASXFB3H4F40C5G
  • Progression A1
  • MDDS - Content ID 726299

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I3G

  • MM# 999XFL
  • Code de spécification SRHCX
  • Code de commande 5ASXFB3H4F40I3G
  • Progression A1
  • MDDS - Content ID 724927

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I5G

  • MM# 999XFM
  • Code de spécification SRHCY
  • Code de commande 5ASXFB3H4F40I5G
  • Progression A1
  • MDDS - Content ID 724914

Arria® V 5ASXB3 FPGA 5ASXFB3H6F40C6G

  • MM# 999XFN
  • Code de spécification SRHCZ
  • Code de commande 5ASXFB3H6F40C6G
  • Progression A1
  • MDDS - Content ID 725235

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C4G

  • MM# 999XG4
  • Code de spécification SRHDA
  • Code de commande 5ASXMB3E4F31C4G
  • Progression A1
  • MDDS - Content ID 724928

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C5G

  • MM# 999XG5
  • Code de spécification SRHDB
  • Code de commande 5ASXMB3E4F31C5G
  • Progression A1
  • MDDS - Content ID 725425

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I3G

  • MM# 999XG6
  • Code de spécification SRHDC
  • Code de commande 5ASXMB3E4F31I3G
  • Progression A1
  • MDDS - Content ID 724911

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I5G

  • MM# 999XG8
  • Code de spécification SRHDD
  • Code de commande 5ASXMB3E4F31I5G
  • Progression A1
  • MDDS - Content ID 724874

Arria® V 5ASXB3 FPGA 5ASXMB3E6F31C6G

  • MM# 999XG9
  • Code de spécification SRHDE
  • Code de commande 5ASXMB3E6F31C6G
  • Progression A1
  • MDDS - Content ID 724894

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C4G

  • MM# 999XGA
  • Code de spécification SRHDF
  • Code de commande 5ASXMB3G4F40C4G
  • Progression A1
  • MDDS - Content ID 725229

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C5G

  • MM# 999XGC
  • Code de spécification SRHDG
  • Code de commande 5ASXMB3G4F40C5G
  • Progression A1
  • MDDS - Content ID 725950

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40I5G

  • MM# 999XGD
  • Code de spécification SRHDH
  • Code de commande 5ASXMB3G4F40I5G
  • Progression A1
  • MDDS - Content ID 726012745791

Arria® V 5ASXB3 FPGA 5ASXMB3G6F40C6G

  • MM# 999XGF
  • Code de spécification SRHDJ
  • Code de commande 5ASXMB3G6F40C6G
  • Progression A1
  • MDDS - Content ID 725777

Production arrêtée ou abandonnée

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6N

  • MM# 970586
  • Code de spécification SR8U1
  • Code de commande 5ASXBB3D6F31C6N
  • Progression A1
  • MDDS - Content ID 693843

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5N

  • MM# 970588
  • Code de spécification SR8U3
  • Code de commande 5ASXFB3G4F35C5N
  • Progression A1
  • MDDS - Content ID 702073

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4N

  • MM# 970589
  • Code de spécification SR8U4
  • Code de commande 5ASXFB3H4F40C4N
  • Progression A1
  • MDDS - Content ID 696082

Informations de conformité commerciale

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informations PCN

SR8U3

SRHCQ

SR8U1

SRHCY

SRHCX

SRHCW

SRHCV

SRHCU

SRHCT

SRHCS

SR8U4

SRHCR

SRHCA

SRHCB

SRHC1

SRHC0

SRHC9

SRHC8

SRHC7

SRHC6

SRHC5

SRHC4

SRHC3

SRHC2

SRHDB

SRHDA

SRHCZ

SRHDJ

SRHDH

SRHDG

SRHDF

SRHDE

SRHDD

SRHDC

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Modules logiques adaptatifs (ALM)

Le module logique adaptatif (ALM, Adaptive Logic Module) est le composant de base logique des appareils Intel® FPGA pris en charge. Il est conçu pour optimiser les performances et l'utilisation. Chaque ALM a plusieurs modes de fonctionnement différents, et peut mettre en œuvre une variété de fonctions logiques combinatoires et séquentielles différentes.

Registres du module logique adaptatif (ALM)

Les registres ALM sont les bits de registre (bascules) qui sont contenus dans les ALM et sont utilisés pour mettre en œuvre une logique séquentielle.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Blocs DSP (Digital Signal Processing)

Le bloc de traitement du signal numérique (DSP, Digital Signal Processing) est le composant de base mathématique des appareils Intel® FPGA pris en charge. Il contient des multiplicateurs et des accumulateurs hautes performances permettant de mettre en œuvre diverses fonctions de traitement du signal numérique.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Système processeur matériel (HPS)

Le système de processeur matériel (HPS, Hard Processor System) est un système complet de processeur matériel contenu dans l'infrastructure Intel® FPGA.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Nombre maximal d'émetteurs-récepteurs sans retour à zéro (NRZ, Non-Return to Zero)

Le nombre maximum d'émetteurs-récepteurs NRZ dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Débit de données maximal sans retour à zéro (NRZ)

Le débit maximal de données NRZ qui est pris en charge par les émetteurs-récepteurs NRZ.
† Le débit de données réel peut être inférieur en fonction de la vitesse de l'émetteur-récepteur.

IP matérielle de protocole d'émetteur-récepteur

Propriété intellectuelle matérielle disponible dans l'appareil Intel® FPGA pour prendre en charge les émetteurs-récepteurs série à haute vitesse. La propriété intellectuelle matérielle du protocole de l'émetteur-récepteur permet d'économiser de l'énergie et des ressources FPGA par rapport à la propriété intellectuelle logicielle équivalente, et simplifie la mise en œuvre du protocole série.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Convertisseur analogique-numérique

Le convertisseur analogique-numérique est un convertisseur de données disponible dans certaines familles de périphériques Intel® FPGA.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.