Intel® MAX® 10 10M02 FPGA

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Configuration E/S

Spécifications du package

Infos supplémentaires

Commande et conformité

Commande et spécifications

Intel® MAX® 10 10M02 FPGA 10M02DCU324A7G

  • MM# 965250
  • Code de spécification SR4D7
  • Code de commande 10M02DCU324A7G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCE144C8G

  • MM# 965251
  • Code de spécification SR4D8
  • Code de commande 10M02SCE144C8G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCE144I7G

  • MM# 965252
  • Code de spécification SR4D9
  • Code de commande 10M02SCE144I7G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCM153C8G

  • MM# 965253
  • Code de spécification SR4DA
  • Code de commande 10M02SCM153C8G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCU169I7G

  • MM# 965480
  • Code de spécification SR4KR
  • Code de commande 10M02SCU169I7G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCE144A7G

  • MM# 965576
  • Code de spécification SR4NH
  • Code de commande 10M02SCE144A7G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCM153I7G

  • MM# 967126
  • Code de spécification SR5Z0
  • Code de commande 10M02SCM153I7G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02DCU324I7G

  • MM# 967745
  • Code de spécification SR6GU
  • Code de commande 10M02DCU324I7G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCU169A7G

  • MM# 967746
  • Code de spécification SR6GV
  • Code de commande 10M02SCU169A7G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02DCU324C8G

  • MM# 968095
  • Code de spécification SR6SM
  • Code de commande 10M02DCU324C8G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCU169C8G

  • MM# 968096
  • Code de spécification SR6SN
  • Code de commande 10M02SCU169C8G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCU324C8G

  • MM# 978978
  • Code de spécification SRCYW
  • Code de commande 10M02SCU324C8G
  • Progression A1

Intel® MAX® 10 10M02 FPGA 10M02SCU324I7G

  • MM# 99A9T6
  • Code de spécification SRKJE
  • Code de commande 10M02SCU324I7G
  • Progression A1

Informations de conformité commerciale

  • ECCN EAR99
  • CCATS NA
  • US HTS 8542390001

Informations PCN/MDDS

SR4DA

SR6SN

SR6SM

SR4KR

SR6GV

SR6GU

SRCYW

SR4NH

SR5Z0

SR4D9

SR4D8

SR4D7

SRKJE

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Mémoire flash de l'utilisateur

La mémoire flash de l'utilisateur est une mémoire non volatile disponible dans certaines familles de périphériques Intel® FPGA.

Stockage de configuration interne

Les FPGA d'Intel stockent les données de configuration dans le stockage de configuration interne ou dans les périphériques de stockage externe.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Convertisseur analogique-numérique

Le convertisseur analogique-numérique est un convertisseur de données disponible dans certaines familles de périphériques Intel® FPGA.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.