MAX® V 5M40Z CPLD

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Ressources

  • éléments logiques (EL) 40
  • Equivalent Macrocells 32
  • Pin-to-pin Delay 7.5 ns
  • User Flash Memory 8 Kb
  • Logic Convertible To Memory Oui

Caractéristiques

  • Internal Oscillator Oui
  • Fast Power-on Reset Oui
  • Boundary-scan JTAG Oui
  • JTAG ISP Oui
  • Fast Input Registers Oui
  • Programmable Register Power-up Oui
  • JTAG Translator Oui
  • Real-time ISP Oui
  • MultiVolt I/Os† 1.2 V, 1.5 V, 1.8 V, 2.5 V, 3.3 V
  • I/O Power Banks 2
  • Maximum Output Enables 54
  • LVTTL/LVCMOS Oui
  • Emulated LVDS Outputs Oui
  • Schmitt Triggers Oui
  • Programmable Slew Rate Oui
  • Programmable Pull-up Resistors Oui
  • Programmable GND Pins Oui
  • Open-drain Outputs Oui
  • Bus Hold Oui

Spécifications du package

  • Options de packages M64, E64
  • Taille du conditionnement 4.5mm x 4.5mm, 9mm x 9mm

Infos supplémentaires

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.