MAX® V 5M40Z CPLD

Especificaciones

Recursos

  • Elementos lógicos (LE) 40
  • Equivalent Macrocells 32
  • Pin-to-pin Delay 7.5 ns
  • User Flash Memory 8 Kb
  • Logic Convertible To Memory

Características

  • Internal Oscillator
  • Fast Power-on Reset
  • Boundary-scan JTAG
  • JTAG ISP
  • Fast Input Registers
  • Programmable Register Power-up
  • JTAG Translator
  • Real-time ISP
  • MultiVolt I/Os† 1.2 V, 1.5 V, 1.8 V, 2.5 V, 3.3 V
  • I/O Power Banks 2
  • Maximum Output Enables 54
  • LVTTL/LVCMOS
  • Emulated LVDS Outputs
  • Schmitt Triggers
  • Programmable Slew Rate
  • Programmable Pull-up Resistors
  • Programmable GND Pins
  • Open-drain Outputs
  • Bus Hold

Especificaciones del paquete

  • Opciones de embalaje M64, E64
  • Tamaño de paquete 4.5mm x 4.5mm, 9mm x 9mm

Información adicional

Controladores y software

Últimos controladores y software

Descargas disponibles:
Todo

Nombre

Documentación técnica

Fecha de lanzamiento

La fecha en que se presentó inicialmente el producto.

Litografía

Litografía se refiere a la tecnología de semiconducción que se utiliza para fabricar el circuito integrado, indicada en nanómetros (nm), y es un indicador del tamaño de las funciones incluidas en el semiconductor.

Elementos lógicos (LE)

Los elementos lógicos (LE) son las unidades de lógica más pequeñas de la arquitectura Intel® FPGA. Los LE son compactos y proporcionan características avanzadas con un uso lógico eficiente.