CPLD MAX® II EPM240

Especificaciones

Pedido y cumplimiento

Pedido e información sobre las especificaciones

MAX® II EPM240 CPLD EPM240GT100C3

  • MM# 967521
  • Código de especif. SR6AD
  • Código de pedido EPM240GT100C3
  • Versión A1
  • ID de contenido de MDDS 700578

MAX® II EPM240 CPLD EPM240T100C4

  • MM# 967523
  • Código de especif. SR6AF
  • Código de pedido EPM240T100C4
  • Versión A1
  • ID de contenido de MDDS 697264

MAX® II EPM240 CPLD EPM240GM100I5N

  • MM# 968064
  • Código de especif. SR6RQ
  • Código de pedido EPM240GM100I5N
  • Versión A1
  • ID de contenido de MDDS 695044745603

MAX® II EPM240 CPLD EPM240T100I5

  • MM# 970381
  • Código de especif. SR8NM
  • Código de pedido EPM240T100I5
  • Versión A1
  • ID de contenido de MDDS 698037

MAX® II EPM240 CPLD EPM240GT100I5

  • MM# 971383
  • Código de especif. SR9KN
  • Código de pedido EPM240GT100I5
  • Versión A1
  • ID de contenido de MDDS 697431

MAX® II EPM240 CPLD EPM240T100C5N

  • MM# 971385
  • Código de especif. SR9KQ
  • Código de pedido EPM240T100C5N
  • Versión A1
  • ID de contenido de MDDS 700864746279

MAX® II EPM240 CPLD EPM240T100I5N

  • MM# 971386
  • Código de especif. SR9KR
  • Código de pedido EPM240T100I5N
  • Versión A1
  • ID de contenido de MDDS 692926744367

MAX® II EPM240 CPLD EPM240GF100I5N

  • MM# 972154
  • Código de especif. SR9TE
  • Código de pedido EPM240GF100I5N
  • Versión A1
  • ID de contenido de MDDS 698023

MAX® II EPM240 CPLD EPM240M100C5N

  • MM# 972156
  • Código de especif. SR9TG
  • Código de pedido EPM240M100C5N
  • Versión A1
  • ID de contenido de MDDS 697913746237

MAX® II EPM240 CPLD EPM240F100C5N

  • MM# 972848
  • Código de especif. SRAX1
  • Código de pedido EPM240F100C5N
  • Versión A1
  • ID de contenido de MDDS 701168744844

MAX® II EPM240 CPLD EPM240M100I5N

  • MM# 972851
  • Código de especif. SRAX4
  • Código de pedido EPM240M100I5N
  • Versión A1
  • ID de contenido de MDDS 697496745663

MAX® II EPM240 CPLD EPM240GT100C5N

  • MM# 973377
  • Código de especif. SRBAH
  • Código de pedido EPM240GT100C5N
  • Versión A1
  • ID de contenido de MDDS 694224745308

MAX® II EPM240 CPLD EPM240GM100C5N

  • MM# 974600
  • Código de especif. SRBZU
  • Código de pedido EPM240GM100C5N
  • Versión A1
  • ID de contenido de MDDS 697051745109

MAX® II EPM240 CPLD EPM240T100C3N

  • MM# 974601
  • Código de especif. SRBZV
  • Código de pedido EPM240T100C3N
  • Versión A1
  • ID de contenido de MDDS 698332745346

Información sobre el cumplimiento de normativas

  • ECCN EAR99
  • CCATS NA
  • US HTS 8542390001

Información sobre PCN

SR6RQ

SRBZV

SRAX4

SRBZU

SR9KN

SR6AF

SRAX1

SR6AD

SR8NM

SR9KR

SR9KQ

SR9TG

SR9TE

SRBAH

Controladores y software

Últimos controladores y software

Descargas disponibles:
Todo

Nombre

Fecha de lanzamiento

La fecha en que se presentó inicialmente el producto.

Litografía

Litografía se refiere a la tecnología de semiconducción que se utiliza para fabricar el circuito integrado, indicada en nanómetros (nm), y es un indicador del tamaño de las funciones incluidas en el semiconductor.

Macrocélulas equivalentes

La relación de macrocélulas equivalentes típica" es de aproximadamente 1,3 LE por macrocélula basada en datos empíricos.

Retraso de pin a pin

El retraso de pin a pin es el tiempo necesario para que una señal de un pin de entrada se propague a través de lógica combinatoria y aparezca en un pin de salida externo.

Memoria flash del usuario

La memoria flash del usuario (UFM, por sus siglas en inglés) ofrece acceso a los bloques de memoria flash serial en estos dispositivos.

JTAG de exploración de límites

Pruebas que aíslan el circuito interno de un dispositivo del circuito de E/S.

ISP de JTAG

Capacidad de programación en el sistema a través de la interfaz JTAG.

Registros de entradas rápidos

Registros de entrada en celdas de E/S que tienen una conexión rápida y directa desde pines de E/S.

Arranque de registro programable

Habilita las salidas registradas para que se impulsen durante un tiempo específico al momento del arranque a través del software Quartus II.

Traductor de JTAG

Permite acceder a las señales de estado y TAP JTAG cuando se emiten las instrucciones de USER0 o USER1 en JTAG TAP.

ISP en tiempo real

Puede programar el dispositivo compatible mientras el dispositivo está en funcionamiento.

E/S multiVolt†

Permite que los dispositivos de todos los paquetes interactúen con los sistemas de diferentes voltajes de suministro. Se debe utilizar una resistencia externa para la tolerancia de 5,0 V.

Cargadores portátiles de E/S

Un grupo de pines de E/S que se agrupan para especificar los estándares de E/S. Para tener energía durante el funcionamiento del dispositivo

Habilitaciones máximas de salida

Cantidad máxima de entradas de control que permiten o impiden la salida de datos del dispositivo.

LVTTL/LVCMOS

Transistor de bajo voltaje a la lógica del transistor/semiconductor de óxido metálico complementario de bajo voltaje

Disparadores de Schmitt

Permiten que los búferes de entrada respondan a las tasas de perímetro de entrada lentas con una tasa de perímetro de salida rápida.

Tasa de giro programable

Control de tasa de giro de salida que se puede configurar para tener menor ruido o un desempeño de alta velocidad.

Resistencias de polarización programables

Cada pin de E/S en el dispositivo ofrece una resistencia de polarización programable opcional durante el modo de usuario. Si esta función está habilitada para un pin de E/S, la resistencia de polarización mantiene la salida al nivel de VCCIO del banco de pines de salida.

Pines de a tierra (GND) programables

Cada pin de E/S no utilizado en el dispositivo se puede utilizar como un pin de tierra adicional.

Salidas de drenaje abierto

Los dispositivos ofrecen una salida de drenaje abierto opcional (equivalente a un colector abierto) para cada pin de E/S. Esta salida de drenaje abierto permite que el dispositivo ofrezca señales de control a nivel de sistema que se pueden afirmar con alguno de los distintos dispositivos.

Retención de bus

Cada pin de E/S en el dispositivo ofrece una función de retención de bus opcional. El circuito de retención de bus puede retener la señal en un pin de E/S en su último estado emitido.

Opciones de embalaje

Los dispositivos FPGA Intel® están disponibles en diferentes tamaños de paquetes, con diferentes cantidades de E/S y transceptores, para satisfacer los requisitos de sistema del cliente.