Cyclone® V 5CGXC4 FPGA

Cyclone® V 5CGXC4 FPGA

Spezifikationen

I/O-Spezifikationen

Innovative technische Funktionen

Package-Spezifikationen

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Cyclone® V 5CGXC4 FPGA 5CGXBC4C6U19C7N

  • MM# 965694
  • Spec-Code SR4RV
  • Bestellbezeichnung 5CGXBC4C6U19C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXBC4C7F27C8N

  • MM# 965695
  • Spec-Code SR4RW
  • Bestellbezeichnung 5CGXBC4C7F27C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F23I7N

  • MM# 965705
  • Spec-Code SR4S6
  • Bestellbezeichnung 5CGXFC4C6F23I7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F27I7

  • MM# 965706
  • Spec-Code SR4S7
  • Bestellbezeichnung 5CGXFC4C6F27I7
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6M13C6N

  • MM# 965970
  • Spec-Code SR4ZX
  • Bestellbezeichnung 5CGXFC4C6M13C6N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6U19A7N

  • MM# 965971
  • Spec-Code SR4ZY
  • Bestellbezeichnung 5CGXFC4C6U19A7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6U19C6N

  • MM# 965972
  • Spec-Code SR4ZZ
  • Bestellbezeichnung 5CGXFC4C6U19C6N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXBC4C7U19C8N

  • MM# 968214
  • Spec-Code SR6W3
  • Bestellbezeichnung 5CGXBC4C7U19C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F27C6N

  • MM# 968218
  • Spec-Code SR6W7
  • Bestellbezeichnung 5CGXFC4C6F27C6N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6U19C7N

  • MM# 968219
  • Spec-Code SR6W8
  • Bestellbezeichnung 5CGXFC4C6U19C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C7F27C8N

  • MM# 968220
  • Spec-Code SR6W9
  • Bestellbezeichnung 5CGXFC4C7F27C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4F6M11I7N

  • MM# 968221
  • Spec-Code SR6WA
  • Bestellbezeichnung 5CGXFC4F6M11I7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXBC4C6F23C7N

  • MM# 968353
  • Spec-Code SR704
  • Bestellbezeichnung 5CGXBC4C6F23C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4F7M11C8N

  • MM# 968359
  • Spec-Code SR70A
  • Bestellbezeichnung 5CGXFC4F7M11C8N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXBC4C6F27C7N

  • MM# 968491
  • Spec-Code SR73Z
  • Bestellbezeichnung 5CGXBC4C6F27C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F23C7N

  • MM# 968771
  • Spec-Code SR7C7
  • Bestellbezeichnung 5CGXFC4C6F23C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C7F23C8N

  • MM# 968772
  • Spec-Code SR7C8
  • Bestellbezeichnung 5CGXFC4C7F23C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4F6M11C6N

  • MM# 968774
  • Spec-Code SR7CA
  • Bestellbezeichnung 5CGXFC4F6M11C6N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXBC4C7F23C8N

  • MM# 968908
  • Spec-Code SR7G5
  • Bestellbezeichnung 5CGXBC4C7F23C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F27C7N

  • MM# 968915
  • Spec-Code SR7GB
  • Bestellbezeichnung 5CGXFC4C6F27C7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6U19I7N

  • MM# 968916
  • Spec-Code SR7GD
  • Bestellbezeichnung 5CGXFC4C6U19I7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6M13C7N

  • MM# 968917
  • Spec-Code SR7GC
  • Bestellbezeichnung 5CGXFC4C6M13C7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXFC4C7U19C8N

  • MM# 968919
  • Spec-Code SR7GE
  • Bestellbezeichnung 5CGXFC4C7U19C8N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C7M13C8N

  • MM# 970610
  • Spec-Code SR8UR
  • Bestellbezeichnung 5CGXFC4C7M13C8N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXFC4F6M11C7N

  • MM# 970611
  • Spec-Code SR8US
  • Bestellbezeichnung 5CGXFC4F6M11C7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXFC4F6M11I7

  • MM# 970612
  • Spec-Code SR8UT
  • Bestellbezeichnung 5CGXFC4F6M11I7
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F23C6N

  • MM# 973756
  • Spec-Code SRBMP
  • Bestellbezeichnung 5CGXFC4C6F23C6N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F27I7N

  • MM# 973757
  • Spec-Code SRBMQ
  • Bestellbezeichnung 5CGXFC4C6F27I7N
  • Stepping A1
  • ECCN 3A991

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6M13I7N

  • MM# 973758
  • Spec-Code SRBMR
  • Bestellbezeichnung 5CGXFC4C6M13I7N
  • Stepping A1
  • ECCN EAR99

Cyclone® V 5CGXC4 FPGA 5CGXFC4C6F23I7

  • MM# 999J5Z
  • Spec-Code SRGCK
  • Bestellbezeichnung 5CGXFC4C6F23I7
  • Stepping A1
  • ECCN 3A991

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN Variiert je nach Produkt
  • CCATS NA
  • US HTS 8542390001

PCN-/MDDS-Informationen

SR6W7

SR4ZZ

SR4ZY

SR4ZX

SR6W3

SRGCK

SR73Z

SR704

SR4RW

SR4RV

SR4S7

SR6W9

SR4S6

SR6W8

SRBMQ

SRBMP

SRBMR

SR8US

SR7CA

SR7GE

SR8UR

SR7GD

SR7GC

SR7GB

SR8UT

SR7G5

SR6WA

SR7C8

SR7C7

SR70A

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.

Adaptive Logik-Module (ALM)

Das Adaptive Logic Module (ALM) ist der Logikbaustein in unterstützten Intel FPGA-Geräten und wurde entwickelt, um sowohl die Leistung als auch die Auslastung zu maximieren. Jedes ALM hat mehrere verschiedene Arbeitsweisen und kann eine Vielzahl verschiedener kombinatorischer und sequentieller logischer Funktionen implementieren.

ALM-Register (Adaptive Logic Module)

ALM-Register sind die Registerbits (Flip-Flops), die in den ALMs enthalten sind und zur Implementierung sequentieller Logik verwendet werden.

Fabric- und I/O-Phasenregelkreise (PLLs)

Fabric- und IO-PLLs werden zur Vereinfachung des Designs und der Implementierung der Taktnetzwerke in der Intel FPGA Fabric sowie der mit den IO-Zellen im Gerät verbundenen Taktnetzwerke verwendet.

Maximaler integrierter Speicher

Die Gesamtkapazität aller eingebetteten Speicherblöcke in der programmierbaren Struktur des Intel FPGA-Geräts.

Blöcke für die digitale Signalverarbeitung (DSP)

Der digitale Signalverarbeitungsblock (DSP) ist der mathematische Baustein in unterstützten Intel FPGA-Geräten und enthält leistungsstarke Multiplikatoren und Akkumulatoren zur Implementierung einer Vielzahl von digitalen Signalverarbeitungsfunktionen.

Format für die digitale Signalverarbeitung (DSP)

Je nach Gerätereihe des Intel FPGA unterstützt der DSP-Block verschiedene Formate wie hartes Gleitkomma, hartes Festkomma, Multiplikation und Akkumulation oder nur Multiplikation.

Festspeichercontroller

Festspeichercontroller werden verwendet, um leistungsstarke externe Speichersysteme zu ermöglichen, die an das Intel FPGA angeschlossen sind. Ein Festspeichercontroller spart im Vergleich zu einem entsprechenden Soft-Memory-Controller Strom und FPGA-Ressourcen und unterstützt einen Betrieb mit höherer Frequenz.

External Memory Interfaces (EMIF)

Die vom Intel FPGA Gerät unterstützten externen Speicherschnittstellenprotokolle.

Maximaler Benutzer I/O-Wert

Die maximale Anzahl von Allzweck-E/A-Pins im Intel FPGA Gerät, im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

I/O-Standards-Unterstützung

Die vom Intel FPGA Gerät unterstützten Standards für die Allzweck-E/A-Schnittstelle.

Maximale LVDS-Paare

Die maximale Anzahl von LVDS die im Intel FPGA Gerät konfiguriert werden können, im größten verfügbaren Paket. Die tatsächliche Anzahl der RX- und TX-LVDS-Paare je nach Paket-Typ finden Sie in der Gerätedokumentation.

Maximale Non-Return to Zero (NRZ) Transceiver

Die maximale Anzahl von NRZ im Intel FPGA Gerät im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

Maximale Non-Return to Zero (NRZ) Datenrate

Die maximale NRZ Datenrate, die von den NRZ Transceivern unterstützt wird.
† Die tatsächliche Datenrate kann je nach Transceiver-Geschwindigkeitsklasse niedriger sein.

Transceiver Protocol Hard IP

Hartes geistiges Eigentum, das im Intel FPGA Gerät zur Unterstützung der seriellen Hochgeschwindigkeitstransceiver verfügbar ist. Die Transceiver Protokoll Hard IP spart im Vergleich zur entsprechenden Soft-IP Strom und FPGA-Ressourcen und vereinfacht die Implementierung des seriellen Protokolls.

FPGA-Bitstrom-Sicherheit

Je nach Intel FPGA-Gerätereihe stehen verschiedene Sicherheitsfunktionen zur Verfügung, um das Kopieren des Bitstorms des Kunden zu verhindern und Manipulationsversuche am Gerät während des Betriebs zu erkennen.

Analog/Digital-Konverter

Der Analog/Digital-Konverter ist eine Datenkonverter-Ressource, die von einigen Intel FPGA-Gerätereihen unterstützt wird.

Paketoptionen

Intel FPGA Geräte sind in verschiedenen Paketgrößen mit unterschiedlichen E/A- und Transceiver-Zahlen erhältlich, um den Systemanforderungen der Kunden gerecht zu werden.