Cyclone® V 5CGTD7 FPGA

Spezifikationen

I/O-Spezifikationen

Innovative technische Funktionen

Package-Spezifikationen

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Cyclone® V 5CGTD7 FPGA 5CGTFD7C5U19A7N

  • MM# 965687
  • Spec-Code SR4RN
  • Bestellbezeichnung 5CGTFD7C5U19A7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 698356746388

Cyclone® V 5CGTD7 FPGA 5CGTFD7C5U19C7N

  • MM# 965688
  • Spec-Code SR4RP
  • Bestellbezeichnung 5CGTFD7C5U19C7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 695125746433

Cyclone® V 5CGTD7 FPGA 5CGTFD7D5F31I7N

  • MM# 965689
  • Spec-Code SR4RQ
  • Bestellbezeichnung 5CGTFD7D5F31I7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 692368746063

Cyclone® V 5CGTD7 FPGA 5CGTFD7D5F27I7N

  • MM# 965958
  • Spec-Code SR4ZK
  • Bestellbezeichnung 5CGTFD7D5F27I7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 693817745301

Cyclone® V 5CGTD7 FPGA 5CGTFD7B5M15I7N

  • MM# 968074
  • Spec-Code SR6S0
  • Bestellbezeichnung 5CGTFD7B5M15I7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 694161

Cyclone® V 5CGTD7 FPGA 5CGTFD7B5M15C7N

  • MM# 968211
  • Spec-Code SR6W0
  • Bestellbezeichnung 5CGTFD7B5M15C7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 701619

Cyclone® V 5CGTD7 FPGA 5CGTFD7C5F23C7N

  • MM# 968212
  • Spec-Code SR6W1
  • Bestellbezeichnung 5CGTFD7C5F23C7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 691970744478

Cyclone® V 5CGTD7 FPGA 5CGTFD7D5F31C7N

  • MM# 968349
  • Spec-Code SR700
  • Bestellbezeichnung 5CGTFD7D5F31C7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 697146744824

Cyclone® V 5CGTD7 FPGA 5CGTFD7C5U19I7N

  • MM# 968904
  • Spec-Code SR7G1
  • Bestellbezeichnung 5CGTFD7C5U19I7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 693328746659

Cyclone® V 5CGTD7 FPGA 5CGTFD7D5F27C7N

  • MM# 968905
  • Spec-Code SR7G2
  • Bestellbezeichnung 5CGTFD7D5F27C7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 698679746122

Cyclone® V 5CGTD7 FPGA 5CGTFD7C5F23I7

  • MM# 970600
  • Spec-Code SR8UF
  • Bestellbezeichnung 5CGTFD7C5F23I7
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 696912

Cyclone® V 5CGTD7 FPGA 5CGTFD7C5F23I7N

  • MM# 970601
  • Spec-Code SR8UG
  • Bestellbezeichnung 5CGTFD7C5F23I7N
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 696072744699

Cyclone® V 5CGTD7 FPGA 5CGTFD7D5F27I7

  • MM# 970602
  • Spec-Code SR8UH
  • Bestellbezeichnung 5CGTFD7D5F27I7
  • Stepping A1
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 692110

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

PCN Informationen

SR4RQ

SR6S0

SR4RP

SR4RN

SR6W1

SR6W0

SR700

SR4ZK

SR7G2

SR7G1

SR8UH

SR8UG

SR8UF

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.

Adaptive Logik-Module (ALM)

Das Adaptive Logic Module (ALM) ist der Logikbaustein in unterstützten Intel FPGA-Geräten und wurde entwickelt, um sowohl die Leistung als auch die Auslastung zu maximieren. Jedes ALM hat mehrere verschiedene Arbeitsweisen und kann eine Vielzahl verschiedener kombinatorischer und sequentieller logischer Funktionen implementieren.

ALM-Register (Adaptive Logic Module)

ALM-Register sind die Registerbits (Flip-Flops), die in den ALMs enthalten sind und zur Implementierung sequentieller Logik verwendet werden.

Fabric- und I/O-Phasenregelkreise (PLLs)

Fabric- und IO-PLLs werden zur Vereinfachung des Designs und der Implementierung der Taktnetzwerke in der Intel FPGA Fabric sowie der mit den IO-Zellen im Gerät verbundenen Taktnetzwerke verwendet.

Maximaler integrierter Speicher

Die Gesamtkapazität aller eingebetteten Speicherblöcke in der programmierbaren Struktur des Intel FPGA-Geräts.

Blöcke für die digitale Signalverarbeitung (DSP)

Der digitale Signalverarbeitungsblock (DSP) ist der mathematische Baustein in unterstützten Intel FPGA-Geräten und enthält leistungsstarke Multiplikatoren und Akkumulatoren zur Implementierung einer Vielzahl von digitalen Signalverarbeitungsfunktionen.

Format für die digitale Signalverarbeitung (DSP)

Je nach Gerätereihe des Intel FPGA unterstützt der DSP-Block verschiedene Formate wie hartes Gleitkomma, hartes Festkomma, Multiplikation und Akkumulation oder nur Multiplikation.

Festspeichercontroller

Festspeichercontroller werden verwendet, um leistungsstarke externe Speichersysteme zu ermöglichen, die an das Intel FPGA angeschlossen sind. Ein Festspeichercontroller spart im Vergleich zu einem entsprechenden Soft-Memory-Controller Strom und FPGA-Ressourcen und unterstützt einen Betrieb mit höherer Frequenz.

External Memory Interfaces (EMIF)

Die vom Intel FPGA Gerät unterstützten externen Speicherschnittstellenprotokolle.

Maximaler Benutzer I/O-Wert

Die maximale Anzahl von Allzweck-E/A-Pins im Intel FPGA Gerät, im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

I/O-Standards-Unterstützung

Die vom Intel FPGA Gerät unterstützten Standards für die Allzweck-E/A-Schnittstelle.

Maximale LVDS-Paare

Die maximale Anzahl von LVDS die im Intel FPGA Gerät konfiguriert werden können, im größten verfügbaren Paket. Die tatsächliche Anzahl der RX- und TX-LVDS-Paare je nach Paket-Typ finden Sie in der Gerätedokumentation.

Maximale Non-Return to Zero (NRZ) Transceiver

Die maximale Anzahl von NRZ im Intel FPGA Gerät im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

Maximale Non-Return to Zero (NRZ) Datenrate

Die maximale NRZ Datenrate, die von den NRZ Transceivern unterstützt wird.
† Die tatsächliche Datenrate kann je nach Transceiver-Geschwindigkeitsklasse niedriger sein.

Transceiver Protocol Hard IP

Hartes geistiges Eigentum, das im Intel FPGA Gerät zur Unterstützung der seriellen Hochgeschwindigkeitstransceiver verfügbar ist. Die Transceiver Protokoll Hard IP spart im Vergleich zur entsprechenden Soft-IP Strom und FPGA-Ressourcen und vereinfacht die Implementierung des seriellen Protokolls.

FPGA-Bitstrom-Sicherheit

Je nach Intel FPGA-Gerätereihe stehen verschiedene Sicherheitsfunktionen zur Verfügung, um das Kopieren des Bitstorms des Kunden zu verhindern und Manipulationsversuche am Gerät während des Betriebs zu erkennen.

Analog/Digital-Konverter

Der Analog/Digital-Konverter ist eine Datenkonverter-Ressource, die von einigen Intel FPGA-Gerätereihen unterstützt wird.

Paketoptionen

Intel FPGA Geräte sind in verschiedenen Paketgrößen mit unterschiedlichen E/A- und Transceiver-Zahlen erhältlich, um den Systemanforderungen der Kunden gerecht zu werden.