Intel® Cyclone® 10 10CX105 FPGA

Intel® Cyclone® 10 10CX105 FPGA

Spezifikationen

I/O-Spezifikationen

Innovative technische Funktionen

Package-Spezifikationen

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF672E6G

  • MM# 965244
  • Spec-Code SR4D1
  • Bestellbezeichnung 10CX105YF672E6G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF672I5G

  • MM# 965245
  • Spec-Code SR4D2
  • Bestellbezeichnung 10CX105YF672I5G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF780E6G

  • MM# 965246
  • Spec-Code SR4D3
  • Bestellbezeichnung 10CX105YF780E6G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YU484I6G

  • MM# 965247
  • Spec-Code SR4D4
  • Bestellbezeichnung 10CX105YU484I6G
  • Stepping A1
  • ECCN EAR99

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF672E5G

  • MM# 965569
  • Spec-Code SR4NA
  • Bestellbezeichnung 10CX105YF672E5G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF672I6G

  • MM# 965570
  • Spec-Code SR4NB
  • Bestellbezeichnung 10CX105YF672I6G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YU484E5G

  • MM# 965571
  • Spec-Code SR4NC
  • Bestellbezeichnung 10CX105YU484E5G
  • Stepping A1
  • ECCN EAR99

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF780I5G

  • MM# 967741
  • Spec-Code SR6GQ
  • Bestellbezeichnung 10CX105YF780I5G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YU484E6G

  • MM# 967742
  • Spec-Code SR6GR
  • Bestellbezeichnung 10CX105YU484E6G
  • Stepping A1
  • ECCN EAR99

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF780E5G

  • MM# 968806
  • Spec-Code SR7D6
  • Bestellbezeichnung 10CX105YF780E5G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YF780I6G

  • MM# 968807
  • Spec-Code SR7D7
  • Bestellbezeichnung 10CX105YF780I6G
  • Stepping A1
  • ECCN 3A991

Intel® Cyclone® 10 10CX105 FPGA 10CX105YU484I5G

  • MM# 973656
  • Spec-Code SRBJT
  • Bestellbezeichnung 10CX105YU484I5G
  • Stepping A1
  • ECCN EAR99

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN Variiert je nach Produkt
  • CCATS NA
  • US HTS 8542390001

PCN-/MDDS-Informationen

SR4D4

SR4D3

SR4D2

SR4D1

SR6GR

SR6GQ

SRBJT

SR7D7

SR4NC

SR7D6

SR4NB

SR4NA

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.

Adaptive Logik-Module (ALM)

Das Adaptive Logic Module (ALM) ist der Logikbaustein in unterstützten Intel FPGA-Geräten und wurde entwickelt, um sowohl die Leistung als auch die Auslastung zu maximieren. Jedes ALM hat mehrere verschiedene Arbeitsweisen und kann eine Vielzahl verschiedener kombinatorischer und sequentieller logischer Funktionen implementieren.

ALM-Register (Adaptive Logic Module)

ALM-Register sind die Registerbits (Flip-Flops), die in den ALMs enthalten sind und zur Implementierung sequentieller Logik verwendet werden.

Fabric- und I/O-Phasenregelkreise (PLLs)

Fabric- und IO-PLLs werden zur Vereinfachung des Designs und der Implementierung der Taktnetzwerke in der Intel FPGA Fabric sowie der mit den IO-Zellen im Gerät verbundenen Taktnetzwerke verwendet.

Maximaler integrierter Speicher

Die Gesamtkapazität aller eingebetteten Speicherblöcke in der programmierbaren Struktur des Intel FPGA-Geräts.

Blöcke für die digitale Signalverarbeitung (DSP)

Der digitale Signalverarbeitungsblock (DSP) ist der mathematische Baustein in unterstützten Intel FPGA-Geräten und enthält leistungsstarke Multiplikatoren und Akkumulatoren zur Implementierung einer Vielzahl von digitalen Signalverarbeitungsfunktionen.

Format für die digitale Signalverarbeitung (DSP)

Je nach Gerätereihe des Intel FPGA unterstützt der DSP-Block verschiedene Formate wie hartes Gleitkomma, hartes Festkomma, Multiplikation und Akkumulation oder nur Multiplikation.

Festspeichercontroller

Festspeichercontroller werden verwendet, um leistungsstarke externe Speichersysteme zu ermöglichen, die an das Intel FPGA angeschlossen sind. Ein Festspeichercontroller spart im Vergleich zu einem entsprechenden Soft-Memory-Controller Strom und FPGA-Ressourcen und unterstützt einen Betrieb mit höherer Frequenz.

External Memory Interfaces (EMIF)

Die vom Intel FPGA Gerät unterstützten externen Speicherschnittstellenprotokolle.

Maximaler Benutzer I/O-Wert

Die maximale Anzahl von Allzweck-E/A-Pins im Intel FPGA Gerät, im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

I/O-Standards-Unterstützung

Die vom Intel FPGA Gerät unterstützten Standards für die Allzweck-E/A-Schnittstelle.

Maximale LVDS-Paare

Die maximale Anzahl von LVDS die im Intel FPGA Gerät konfiguriert werden können, im größten verfügbaren Paket. Die tatsächliche Anzahl der RX- und TX-LVDS-Paare je nach Paket-Typ finden Sie in der Gerätedokumentation.

Maximale Non-Return to Zero (NRZ) Transceiver

Die maximale Anzahl von NRZ im Intel FPGA Gerät im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

Maximale Non-Return to Zero (NRZ) Datenrate

Die maximale NRZ Datenrate, die von den NRZ Transceivern unterstützt wird.
† Die tatsächliche Datenrate kann je nach Transceiver-Geschwindigkeitsklasse niedriger sein.

Transceiver Protocol Hard IP

Hartes geistiges Eigentum, das im Intel FPGA Gerät zur Unterstützung der seriellen Hochgeschwindigkeitstransceiver verfügbar ist. Die Transceiver Protokoll Hard IP spart im Vergleich zur entsprechenden Soft-IP Strom und FPGA-Ressourcen und vereinfacht die Implementierung des seriellen Protokolls.

FPGA-Bitstrom-Sicherheit

Je nach Intel FPGA-Gerätereihe stehen verschiedene Sicherheitsfunktionen zur Verfügung, um das Kopieren des Bitstorms des Kunden zu verhindern und Manipulationsversuche am Gerät während des Betriebs zu erkennen.

Paketoptionen

Intel FPGA Geräte sind in verschiedenen Paketgrößen mit unterschiedlichen E/A- und Transceiver-Zahlen erhältlich, um den Systemanforderungen der Kunden gerecht zu werden.