Stratix® V 5SGXB9 FPGA

Spezifikationen

Ressourcen

  • Logikelemente (LE) 840000
  • Adaptive Logik-Module (ALM) 317000
  • ALM-Register (Adaptive Logic Module) 1268000
  • Fabric- und I/O-Phasenregelkreise (PLLs) 32
  • Maximaler integrierter Speicher 61.67 Mb
  • Blöcke für die digitale Signalverarbeitung (DSP) 352
  • Format für die digitale Signalverarbeitung (DSP) Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
  • Festspeichercontroller Nein
  • Externe Speicherunterstützung (EMIF) DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3

I/O-Spezifikationen

  • Maximale Benutzer-E/A-Anzahl 600
  • I/O-Standards-Unterstützung 3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
  • Maximale LVDS-Paare 300
  • Maximale NRZ-Transceiver 66
  • Maximale NRZ-Datenrate 14.1 Gbps
  • Transceiver Protocol Hard IP PCIe Gen3

Package-Spezifikationen

  • Paketoptionen F1760

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2G

  • MM# 99A1MT
  • Spec-Code SRJL5
  • Bestellbezeichnung 5SGXEB9R1H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2LG

  • MM# 99A1MV
  • Spec-Code SRJL6
  • Bestellbezeichnung 5SGXEB9R1H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43I2G

  • MM# 99A1MW
  • Spec-Code SRJL7
  • Bestellbezeichnung 5SGXEB9R1H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2G

  • MM# 99A1MX
  • Spec-Code SRJL8
  • Bestellbezeichnung 5SGXEB9R2H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2LG

  • MM# 99A1MZ
  • Spec-Code SRJL9
  • Bestellbezeichnung 5SGXEB9R2H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C3G

  • MM# 99A1N0
  • Spec-Code SRJLA
  • Bestellbezeichnung 5SGXEB9R2H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2G

  • MM# 99A1N1
  • Spec-Code SRJLB
  • Bestellbezeichnung 5SGXEB9R2H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2LG

  • MM# 99A1N2
  • Spec-Code SRJLC
  • Bestellbezeichnung 5SGXEB9R2H43I2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3G

  • MM# 99A1N3
  • Spec-Code SRJLD
  • Bestellbezeichnung 5SGXEB9R2H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3LG

  • MM# 99A1N5
  • Spec-Code SRJLE
  • Bestellbezeichnung 5SGXEB9R2H43I3LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2G

  • MM# 99A1N6
  • Spec-Code SRJLF
  • Bestellbezeichnung 5SGXEB9R3H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LG

  • MM# 99A1N7
  • Spec-Code SRJLG
  • Bestellbezeichnung 5SGXEB9R3H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C3G

  • MM# 99A1N8
  • Spec-Code SRJLH
  • Bestellbezeichnung 5SGXEB9R3H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C4G

  • MM# 99A1N9
  • Spec-Code SRJLJ
  • Bestellbezeichnung 5SGXEB9R3H43C4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3G

  • MM# 99A1NA
  • Spec-Code SRJLK
  • Bestellbezeichnung 5SGXEB9R3H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3LG

  • MM# 99A1NC
  • Spec-Code SRJLL
  • Bestellbezeichnung 5SGXEB9R3H43I3LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I4G

  • MM# 99A1ND
  • Spec-Code SRJLM
  • Bestellbezeichnung 5SGXEB9R3H43I4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2G

  • MM# 99A1TV
  • Spec-Code SRJP6
  • Bestellbezeichnung 5SGXMB9R1H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2LG

  • MM# 99A1TW
  • Spec-Code SRJP7
  • Bestellbezeichnung 5SGXMB9R1H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2G

  • MM# 99A1TX
  • Spec-Code SRJP8
  • Bestellbezeichnung 5SGXMB9R1H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2G

  • MM# 99A1TZ
  • Spec-Code SRJP9
  • Bestellbezeichnung 5SGXMB9R2H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2LG

  • MM# 99A1V0
  • Spec-Code SRJPA
  • Bestellbezeichnung 5SGXMB9R2H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C3G

  • MM# 99A1V2
  • Spec-Code SRJPB
  • Bestellbezeichnung 5SGXMB9R2H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2G

  • MM# 99A1V3
  • Spec-Code SRJPC
  • Bestellbezeichnung 5SGXMB9R2H43I2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2LG

  • MM# 99A1V4
  • Spec-Code SRJPD
  • Bestellbezeichnung 5SGXMB9R2H43I2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3G

  • MM# 99A1V5
  • Spec-Code SRJPE
  • Bestellbezeichnung 5SGXMB9R2H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2G

  • MM# 99A1V7
  • Spec-Code SRJPG
  • Bestellbezeichnung 5SGXMB9R3H43C2G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2LG

  • MM# 99A1V8
  • Spec-Code SRJPH
  • Bestellbezeichnung 5SGXMB9R3H43C2LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C3G

  • MM# 99A1V9
  • Spec-Code SRJPJ
  • Bestellbezeichnung 5SGXMB9R3H43C3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C4G

  • MM# 99A1VA
  • Spec-Code SRJPK
  • Bestellbezeichnung 5SGXMB9R3H43C4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3G

  • MM# 99A1VC
  • Spec-Code SRJPL
  • Bestellbezeichnung 5SGXMB9R3H43I3G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LG

  • MM# 99A1VD
  • Spec-Code SRJPM
  • Bestellbezeichnung 5SGXMB9R3H43I3LG
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I4G

  • MM# 99A1VG
  • Spec-Code SRJPN
  • Bestellbezeichnung 5SGXMB9R3H43I4G
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3LG

  • MM# 99A237
  • Spec-Code SRJQF
  • Bestellbezeichnung 5SGXMB9R2H43I3LG
  • Stepping A1

Eingestellt und aus dem Angebot genommen

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2LN

  • MM# 966058
  • Spec-Code SR52G
  • Bestellbezeichnung 5SGXEB9R2H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3N

  • MM# 966059
  • Spec-Code SR52H
  • Bestellbezeichnung 5SGXEB9R2H43I3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C4N

  • MM# 966060
  • Spec-Code SR52J
  • Bestellbezeichnung 5SGXEB9R3H43C4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3L

  • MM# 966061
  • Spec-Code SR52K
  • Bestellbezeichnung 5SGXEB9R3H43I3L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2N

  • MM# 966234
  • Spec-Code SR57N
  • Bestellbezeichnung 5SGXMB9R2H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3N

  • MM# 966235
  • Spec-Code SR57P
  • Bestellbezeichnung 5SGXMB9R2H43I3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3LN

  • MM# 966486
  • Spec-Code SR5EF
  • Bestellbezeichnung 5SGXEB9R2H43I3LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2LN

  • MM# 966597
  • Spec-Code SR5HN
  • Bestellbezeichnung 5SGXMB9R2H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2LN

  • MM# 966598
  • Spec-Code SR5HP
  • Bestellbezeichnung 5SGXMB9R3H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I4N

  • MM# 968646
  • Spec-Code SR78J
  • Bestellbezeichnung 5SGXEB9R3H43I4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43I3N

  • MM# 969150
  • Spec-Code SR7P9
  • Bestellbezeichnung 5SGXEB9R3H43I3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43I2N

  • MM# 969261
  • Spec-Code SR7SJ
  • Bestellbezeichnung 5SGXMB9R1H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3LN

  • MM# 969262
  • Spec-Code SR7SK
  • Bestellbezeichnung 5SGXMB9R3H43I3LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2LN

  • MM# 969263
  • Spec-Code SR7SH
  • Bestellbezeichnung 5SGXMB9R1H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2L

  • MM# 970500
  • Spec-Code SR8RH
  • Bestellbezeichnung 5SGXEB9R1H43C2L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43C2N

  • MM# 970501
  • Spec-Code SR8RJ
  • Bestellbezeichnung 5SGXEB9R1H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2LN

  • MM# 970502
  • Spec-Code SR8RK
  • Bestellbezeichnung 5SGXEB9R3H43C2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I2LN

  • MM# 970835
  • Spec-Code SR91B
  • Bestellbezeichnung 5SGXMB9R2H43I2LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I4N

  • MM# 970836
  • Spec-Code SR91C
  • Bestellbezeichnung 5SGXMB9R3H43I4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C2N

  • MM# 971526
  • Spec-Code SRA5X
  • Bestellbezeichnung 5SGXEB9R2H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2L

  • MM# 971527
  • Spec-Code SRA5Y
  • Bestellbezeichnung 5SGXEB9R2H43I2L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I3L

  • MM# 971528
  • Spec-Code SRA5Z
  • Bestellbezeichnung 5SGXEB9R2H43I3L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C2N

  • MM# 971665
  • Spec-Code SRAA0
  • Bestellbezeichnung 5SGXMB9R2H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43I2N

  • MM# 972250
  • Spec-Code SR9W8
  • Bestellbezeichnung 5SGXEB9R2H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C3N

  • MM# 972251
  • Spec-Code SR9W9
  • Bestellbezeichnung 5SGXEB9R3H43C3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43C3N

  • MM# 972570
  • Spec-Code SRANZ
  • Bestellbezeichnung 5SGXMB9R2H43C3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R2H43I3LN

  • MM# 972571
  • Spec-Code SRAP0
  • Bestellbezeichnung 5SGXMB9R2H43I3LN
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C2N

  • MM# 972572
  • Spec-Code SRAP1
  • Bestellbezeichnung 5SGXMB9R3H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43C4N

  • MM# 972573
  • Spec-Code SRAP2
  • Bestellbezeichnung 5SGXMB9R3H43C4N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R1H43I2N

  • MM# 973967
  • Spec-Code SRBTS
  • Bestellbezeichnung 5SGXEB9R1H43I2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R2H43C3N

  • MM# 973969
  • Spec-Code SRBTT
  • Bestellbezeichnung 5SGXEB9R2H43C3N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2N

  • MM# 973970
  • Spec-Code SRBTV
  • Bestellbezeichnung 5SGXEB9R3H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXEB9R3H43C2L

  • MM# 973971
  • Spec-Code SRBTU
  • Bestellbezeichnung 5SGXEB9R3H43C2L
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R1H43C2N

  • MM# 974137
  • Spec-Code SRC89
  • Bestellbezeichnung 5SGXMB9R1H43C2N
  • Stepping A1

Stratix® V 5SGXB9 FPGA 5SGXMB9R3H43I3N

  • MM# 974138
  • Spec-Code SRC8A
  • Bestellbezeichnung 5SGXMB9R3H43I3N
  • Stepping A1

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

PCN-/MDDS-Informationen

SR8RK

SR8RJ

SR5HP

SR5HN

SRAP2

SRAP1

SRAP0

SR7P9

SR57P

SR8RH

SRJQF

SR57N

SR7SK

SRA5Z

SRJPM

SRA5Y

SRJLJ

SRJPN

SRA5X

SRBTV

SRJLK

SRBTU

SRJLL

SRBTT

SRJLM

SRBTS

SR52K

SR7SJ

SRJLA

SRJPE

SR52J

SRANZ

SRJLB

SR7SH

SRJLC

SRJPG

SR52H

SRJLD

SRJPH

SR52G

SRJLE

SRJLF

SRJPJ

SRJLG

SRJPK

SRJLH

SRJPL

SRJL9

SRJPA

SRJPB

SRJPC

SRJPD

SRJP6

SRJP7

SR9W9

SRJP8

SR9W8

SRJL5

SRJP9

SRJL6

SRJL7

SRJL8

SR91C

SR91B

SR5EF

SRAA0

SRC89

SRC8A

SR78J

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.