Stratix® V 5SGSD3 FPGA

Spezifikationen

I/O-Spezifikationen

Package-Spezifikationen

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2LG

  • MM# 999XH3
  • Spec-Code SRHE0
  • Bestellbezeichnung 5SGSMD3E1H29C2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29I2G

  • MM# 999XH4
  • Spec-Code SRHE1
  • Bestellbezeichnung 5SGSMD3E1H29I2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C3G

  • MM# 999XH5
  • Spec-Code SRHE2
  • Bestellbezeichnung 5SGSMD3E2H29C3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3G

  • MM# 999XH6
  • Spec-Code SRHE3
  • Bestellbezeichnung 5SGSMD3E2H29I3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2G

  • MM# 999XHL
  • Spec-Code SRHEE
  • Bestellbezeichnung 5SGSMD3E2H29C2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2G

  • MM# 999XHN
  • Spec-Code SRHEF
  • Bestellbezeichnung 5SGSMD3E2H29I2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2G

  • MM# 999XHR
  • Spec-Code SRHEG
  • Bestellbezeichnung 5SGSMD3E3H29C2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2LG

  • MM# 999XHT
  • Spec-Code SRHEH
  • Bestellbezeichnung 5SGSMD3H1F35C2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3G

  • MM# 999XHV
  • Spec-Code SRHEJ
  • Bestellbezeichnung 5SGSMD3H3F35I3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3LG

  • MM# 999XHW
  • Spec-Code SRHEK
  • Bestellbezeichnung 5SGSMD3H3F35I3LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I4G

  • MM# 999XHX
  • Spec-Code SRHEL
  • Bestellbezeichnung 5SGSMD3H3F35I4G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3G

  • MM# 999XJD
  • Spec-Code SRHEY
  • Bestellbezeichnung 5SGSMD3E3H29I3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C1G

  • MM# 999XJF
  • Spec-Code SRHEZ
  • Bestellbezeichnung 5SGSMD3H1F35C1G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2G

  • MM# 999XJG
  • Spec-Code SRHF0
  • Bestellbezeichnung 5SGSMD3H1F35C2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C1G

  • MM# 999XJH
  • Spec-Code SRHF1
  • Bestellbezeichnung 5SGSMD3H2F35C1G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3G

  • MM# 999XJJ
  • Spec-Code SRHF2
  • Bestellbezeichnung 5SGSMD3H2F35I3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C1G

  • MM# 999XJR
  • Spec-Code SRHF7
  • Bestellbezeichnung 5SGSMD3E1H29C1G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2LG

  • MM# 999XJT
  • Spec-Code SRHF8
  • Bestellbezeichnung 5SGSMD3E2H29C2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3LG

  • MM# 999XJV
  • Spec-Code SRHF9
  • Bestellbezeichnung 5SGSMD3E2H29I3LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2LG

  • MM# 999XJW
  • Spec-Code SRHFA
  • Bestellbezeichnung 5SGSMD3E3H29C2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3G

  • MM# 999XJX
  • Spec-Code SRHFB
  • Bestellbezeichnung 5SGSMD3E3H29C3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3LG

  • MM# 999XJZ
  • Spec-Code SRHFC
  • Bestellbezeichnung 5SGSMD3E3H29I3LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4G

  • MM# 999XK0
  • Spec-Code SRHFD
  • Bestellbezeichnung 5SGSMD3E3H29I4G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2G

  • MM# 999XK1
  • Spec-Code SRHFE
  • Bestellbezeichnung 5SGSMD3E1H29C2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C1G

  • MM# 999XK3
  • Spec-Code SRHFF
  • Bestellbezeichnung 5SGSMD3E2H29C1G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2LG

  • MM# 999XK4
  • Spec-Code SRHFG
  • Bestellbezeichnung 5SGSMD3E2H29I2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C4G

  • MM# 999XK5
  • Spec-Code SRHFH
  • Bestellbezeichnung 5SGSMD3E3H29C4G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2LG

  • MM# 999XK6
  • Spec-Code SRHFJ
  • Bestellbezeichnung 5SGSMD3H2F35C2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3G

  • MM# 999XKK
  • Spec-Code SRHFU
  • Bestellbezeichnung 5SGSMD3H2F35C3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2G

  • MM# 999XKL
  • Spec-Code SRHFV
  • Bestellbezeichnung 5SGSMD3H2F35I2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3LG

  • MM# 999XKM
  • Spec-Code SRHFW
  • Bestellbezeichnung 5SGSMD3H2F35I3LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2G

  • MM# 999XKN
  • Spec-Code SRHFX
  • Bestellbezeichnung 5SGSMD3H3F35C2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2G

  • MM# 999XKZ
  • Spec-Code SRHG3
  • Bestellbezeichnung 5SGSMD3H1F35I2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2G

  • MM# 999XL0
  • Spec-Code SRHG4
  • Bestellbezeichnung 5SGSMD3H2F35C2G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2LG

  • MM# 999XL1
  • Spec-Code SRHG5
  • Bestellbezeichnung 5SGSMD3H2F35I2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2LG

  • MM# 999XL2
  • Spec-Code SRHG6
  • Bestellbezeichnung 5SGSMD3H3F35C2LG
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3G

  • MM# 999XL3
  • Spec-Code SRHG7
  • Bestellbezeichnung 5SGSMD3H3F35C3G
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4G

  • MM# 999XL4
  • Spec-Code SRHG8
  • Bestellbezeichnung 5SGSMD3H3F35C4G
  • Stepping A1

Eingestellt und aus dem Angebot genommen

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C1N

  • MM# 965765
  • Spec-Code SR4TY
  • Bestellbezeichnung 5SGSMD3H2F35C1N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3LN

  • MM# 965768
  • Spec-Code SR4U1
  • Bestellbezeichnung 5SGSMD3H2F35I3LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3N

  • MM# 965769
  • Spec-Code SR4U2
  • Bestellbezeichnung 5SGSMD3H2F35I3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2L

  • MM# 965770
  • Spec-Code SR4U3
  • Bestellbezeichnung 5SGSMD3H3F35C2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2LN

  • MM# 965771
  • Spec-Code SR4U4
  • Bestellbezeichnung 5SGSMD3H3F35C2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2N

  • MM# 966173
  • Spec-Code SR55V
  • Bestellbezeichnung 5SGSMD3E2H29C2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C3N

  • MM# 966174
  • Spec-Code SR55W
  • Bestellbezeichnung 5SGSMD3E2H29C3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C1N

  • MM# 966176
  • Spec-Code SR55Y
  • Bestellbezeichnung 5SGSMD3H1F35C1N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29I2N

  • MM# 968463
  • Spec-Code SR735
  • Bestellbezeichnung 5SGSMD3E1H29I2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C1N

  • MM# 968464
  • Spec-Code SR736
  • Bestellbezeichnung 5SGSMD3E2H29C1N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2L

  • MM# 968467
  • Spec-Code SR739
  • Bestellbezeichnung 5SGSMD3E2H29I2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3N

  • MM# 968468
  • Spec-Code SR73A
  • Bestellbezeichnung 5SGSMD3E3H29I3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2L

  • MM# 968469
  • Spec-Code SR73B
  • Bestellbezeichnung 5SGSMD3H1F35C2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2LN

  • MM# 968485
  • Spec-Code SR73T
  • Bestellbezeichnung 5SGSMD3E1H29C2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3L

  • MM# 968488
  • Spec-Code SR73W
  • Bestellbezeichnung 5SGSMD3E3H29I3L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2LN

  • MM# 968489
  • Spec-Code SR73X
  • Bestellbezeichnung 5SGSMD3H1F35C2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2L

  • MM# 968490
  • Spec-Code SR73Y
  • Bestellbezeichnung 5SGSMD3H2F35C2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2L

  • MM# 968495
  • Spec-Code SR743
  • Bestellbezeichnung 5SGSMD3H2F35I2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2LN

  • MM# 968496
  • Spec-Code SR744
  • Bestellbezeichnung 5SGSMD3H2F35I2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3L

  • MM# 968498
  • Spec-Code SR746
  • Bestellbezeichnung 5SGSMD3H2F35I3L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3N

  • MM# 968504
  • Spec-Code SR74C
  • Bestellbezeichnung 5SGSMD3H3F35I3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2N

  • MM# 969565
  • Spec-Code SR80F
  • Bestellbezeichnung 5SGSMD3E1H29C2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2LN

  • MM# 969566
  • Spec-Code SR80G
  • Bestellbezeichnung 5SGSMD3E2H29C2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2LN

  • MM# 969567
  • Spec-Code SR80H
  • Bestellbezeichnung 5SGSMD3E2H29I2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3N

  • MM# 969568
  • Spec-Code SR80J
  • Bestellbezeichnung 5SGSMD3E2H29I3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3N

  • MM# 969570
  • Spec-Code SR80L
  • Bestellbezeichnung 5SGSMD3E3H29C3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4N

  • MM# 969572
  • Spec-Code SR80N
  • Bestellbezeichnung 5SGSMD3E3H29I4N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2N

  • MM# 969574
  • Spec-Code SR80Q
  • Bestellbezeichnung 5SGSMD3H2F35I2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3N

  • MM# 969575
  • Spec-Code SR80R
  • Bestellbezeichnung 5SGSMD3H3F35C3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I4N

  • MM# 969578
  • Spec-Code SR80U
  • Bestellbezeichnung 5SGSMD3H3F35I4N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2L

  • MM# 969784
  • Spec-Code SR86W
  • Bestellbezeichnung 5SGSMD3E1H29C2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2N

  • MM# 969787
  • Spec-Code SR86Z
  • Bestellbezeichnung 5SGSMD3H1F35C2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2N

  • MM# 969789
  • Spec-Code SR871
  • Bestellbezeichnung 5SGSMD3H3F35C2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2L

  • MM# 970675
  • Spec-Code SR8WN
  • Bestellbezeichnung 5SGSMD3E2H29C2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3L

  • MM# 970677
  • Spec-Code SR8WQ
  • Bestellbezeichnung 5SGSMD3E2H29I3L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3LN

  • MM# 970678
  • Spec-Code SR8WR
  • Bestellbezeichnung 5SGSMD3E2H29I3LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2L

  • MM# 970679
  • Spec-Code SR8WS
  • Bestellbezeichnung 5SGSMD3E3H29C2L
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2LN

  • MM# 970680
  • Spec-Code SR8WT
  • Bestellbezeichnung 5SGSMD3E3H29C2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2N

  • MM# 970682
  • Spec-Code SR8WV
  • Bestellbezeichnung 5SGSMD3H1F35I2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3N

  • MM# 970683
  • Spec-Code SR8WW
  • Bestellbezeichnung 5SGSMD3H2F35C3N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4N

  • MM# 970684
  • Spec-Code SR8WX
  • Bestellbezeichnung 5SGSMD3H3F35C4N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2N

  • MM# 973821
  • Spec-Code SRBPG
  • Bestellbezeichnung 5SGSMD3E2H29I2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2N

  • MM# 973823
  • Spec-Code SRBPJ
  • Bestellbezeichnung 5SGSMD3E3H29C2N
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2LN

  • MM# 973828
  • Spec-Code SRBPP
  • Bestellbezeichnung 5SGSMD3H2F35C2LN
  • Stepping A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3L

  • MM# 973829
  • Spec-Code SRBPQ
  • Bestellbezeichnung 5SGSMD3H3F35I3L
  • Stepping A1

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

PCN-/MDDS-Informationen

SR743

SRHF2

SRHF1

SRHF0

SRHEL

SR73Y

SRHEZ

SR73X

SRHEY

SR73W

SRHF9

SRHF8

SR746

SRHF7

SR73T

SR744

SR73B

SR73A

SRHEK

SRHEJ

SRHEH

SRHEG

SRHEF

SRHEE

SR80N

SRHE3

SRHE2

SR80L

SRHE1

SRHE0

SR80J

SR80H

SR80G

SR739

SR80U

SR736

SR80R

SR735

SR80Q

SRBPQ

SRBPP

SR80F

SR55V

SR4U4

SR4U3

SR4U2

SR4U1

SRBPJ

SR4TY

SR55Y

SRBPG

SR55W

SRHG5

SR8WT

SRHG4

SR8WS

SRHG3

SR8WR

SR871

SR8WQ

SR8WN

SR86Z

SRHFX

SR86W

SR8WX

SRHFW

SRHG8

SR8WW

SRHFV

SRHG7

SR8WV

SRHFU

SRHG6

SR74C

SRHFD

SRHFC

SRHFB

SRHFA

SRHFJ

SRHFH

SRHFG

SRHFF

SRHFE

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.

Adaptive Logik-Module (ALM)

Das Adaptive Logic Module (ALM) ist der Logikbaustein in unterstützten Intel FPGA-Geräten und wurde entwickelt, um sowohl die Leistung als auch die Auslastung zu maximieren. Jedes ALM hat mehrere verschiedene Arbeitsweisen und kann eine Vielzahl verschiedener kombinatorischer und sequentieller logischer Funktionen implementieren.

ALM-Register (Adaptive Logic Module)

ALM-Register sind die Registerbits (Flip-Flops), die in den ALMs enthalten sind und zur Implementierung sequentieller Logik verwendet werden.

Fabric- und I/O-Phasenregelkreise (PLLs)

Fabric- und IO-PLLs werden zur Vereinfachung des Designs und der Implementierung der Taktnetzwerke in der Intel FPGA Fabric sowie der mit den IO-Zellen im Gerät verbundenen Taktnetzwerke verwendet.

Maximaler integrierter Speicher

Die Gesamtkapazität aller eingebetteten Speicherblöcke in der programmierbaren Struktur des Intel FPGA-Geräts.

Blöcke für die digitale Signalverarbeitung (DSP)

Der digitale Signalverarbeitungsblock (DSP) ist der mathematische Baustein in unterstützten Intel FPGA-Geräten und enthält leistungsstarke Multiplikatoren und Akkumulatoren zur Implementierung einer Vielzahl von digitalen Signalverarbeitungsfunktionen.

Format für die digitale Signalverarbeitung (DSP)

Je nach Gerätereihe des Intel FPGA unterstützt der DSP-Block verschiedene Formate wie hartes Gleitkomma, hartes Festkomma, Multiplikation und Akkumulation oder nur Multiplikation.

Festspeichercontroller

Festspeichercontroller werden verwendet, um leistungsstarke externe Speichersysteme zu ermöglichen, die an das Intel FPGA angeschlossen sind. Ein Festspeichercontroller spart im Vergleich zu einem entsprechenden Soft-Memory-Controller Strom und FPGA-Ressourcen und unterstützt einen Betrieb mit höherer Frequenz.

External Memory Interfaces (EMIF)

Die vom Intel FPGA Gerät unterstützten externen Speicherschnittstellenprotokolle.

Maximaler Benutzer I/O-Wert

Die maximale Anzahl von Allzweck-E/A-Pins im Intel FPGA Gerät, im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

I/O-Standards-Unterstützung

Die vom Intel FPGA Gerät unterstützten Standards für die Allzweck-E/A-Schnittstelle.

Maximale LVDS-Paare

Die maximale Anzahl von LVDS die im Intel FPGA Gerät konfiguriert werden können, im größten verfügbaren Paket. Die tatsächliche Anzahl der RX- und TX-LVDS-Paare je nach Paket-Typ finden Sie in der Gerätedokumentation.

Maximale Non-Return to Zero (NRZ) Transceiver

Die maximale Anzahl von NRZ im Intel FPGA Gerät im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

Maximale Non-Return to Zero (NRZ) Datenrate

Die maximale NRZ Datenrate, die von den NRZ Transceivern unterstützt wird.
† Die tatsächliche Datenrate kann je nach Transceiver-Geschwindigkeitsklasse niedriger sein.

Transceiver Protocol Hard IP

Hartes geistiges Eigentum, das im Intel FPGA Gerät zur Unterstützung der seriellen Hochgeschwindigkeitstransceiver verfügbar ist. Die Transceiver Protokoll Hard IP spart im Vergleich zur entsprechenden Soft-IP Strom und FPGA-Ressourcen und vereinfacht die Implementierung des seriellen Protokolls.

Paketoptionen

Intel FPGA Geräte sind in verschiedenen Paketgrößen mit unterschiedlichen E/A- und Transceiver-Zahlen erhältlich, um den Systemanforderungen der Kunden gerecht zu werden.