Stratix® V 5SEE9 FPGA

Spezifikationen

I/O-Spezifikationen

Package-Spezifikationen

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Stratix® V 5SEE9 FPGA 5SEE9F45C2G

  • MM# 99A1HK
  • Spec-Code SRJH1
  • Bestellbezeichnung 5SEE9F45C2G
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 697492

Stratix® V 5SEE9 FPGA 5SEE9F45C3G

  • MM# 99A1HM
  • Spec-Code SRJH3
  • Bestellbezeichnung 5SEE9F45C3G
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 726088

Stratix® V 5SEE9 FPGA 5SEE9F45C4G

  • MM# 99A1HN
  • Spec-Code SRJH4
  • Bestellbezeichnung 5SEE9F45C4G
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 725572

Stratix® V 5SEE9 FPGA 5SEE9F45I2G

  • MM# 99A1HP
  • Spec-Code SRJH5
  • Bestellbezeichnung 5SEE9F45I2G
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 725684

Stratix® V 5SEE9 FPGA 5SEE9F45I3G

  • MM# 99A1HT
  • Spec-Code SRJH7
  • Bestellbezeichnung 5SEE9F45I3G
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 725570

Stratix® V 5SEE9 FPGA 5SEE9F45I4G

  • MM# 99A1HW
  • Spec-Code SRJH9
  • Bestellbezeichnung 5SEE9F45I4G
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 726006

Eingestellt und aus dem Angebot genommen

Stratix® V 5SEE9 FPGA 5SEE9H40I3LN

  • MM# 969141
  • Spec-Code SR7NZ
  • Bestellbezeichnung 5SEE9H40I3LN
  • Stepping A1
  • ECCN 3A991
  • CCATS NA
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 693369

Stratix® V 5SEE9 FPGA 5SEE9F45I3L

  • MM# 969758
  • Spec-Code SR864
  • Bestellbezeichnung 5SEE9F45I3L
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 694949

Stratix® V 5SEE9 FPGA 5SEE9H40I2N

  • MM# 969759
  • Spec-Code SR865
  • Bestellbezeichnung 5SEE9H40I2N
  • Stepping A1
  • ECCN 3A991
  • CCATS NA
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 693869

Stratix® V 5SEE9 FPGA 5SEE9F45C4N

  • MM# 970655
  • Spec-Code SR8W2
  • Bestellbezeichnung 5SEE9F45C4N
  • Stepping A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 698413746296

Stratix® V 5SEE9 FPGA 5SEE9H40C2L

  • MM# 970656
  • Spec-Code SR8W3
  • Bestellbezeichnung 5SEE9H40C2L
  • Stepping A1
  • ECCN 3A991
  • CCATS NA
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 697678

Stratix® V 5SEE9 FPGA 5SEE9H40C2LN

  • MM# 970657
  • Spec-Code SR8W4
  • Bestellbezeichnung 5SEE9H40C2LN
  • Stepping A1
  • ECCN 3A991
  • CCATS NA
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 693397

Stratix® V 5SEE9 FPGA 5SEE9H40I3L

  • MM# 970658
  • Spec-Code SR8W5
  • Bestellbezeichnung 5SEE9H40I3L
  • Stepping A1
  • ECCN 3A991
  • CCATS NA
  • Materialdeklarationsdatenblatt Inhaltstypen (MDDS Content IDs) 701756

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN Variiert je nach Produkt
  • CCATS Variiert je nach Produkt
  • US HTS 8542390001

PCN Informationen

SR864

SR8W5

SRJH5

SR8W4

SR8W3

SRJH7

SR8W2

SRJH9

SRJH1

SRJH3

SR865

SRJH4

SR7NZ

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.

Adaptive Logik-Module (ALM)

Das Adaptive Logic Module (ALM) ist der Logikbaustein in unterstützten Intel FPGA-Geräten und wurde entwickelt, um sowohl die Leistung als auch die Auslastung zu maximieren. Jedes ALM hat mehrere verschiedene Arbeitsweisen und kann eine Vielzahl verschiedener kombinatorischer und sequentieller logischer Funktionen implementieren.

ALM-Register (Adaptive Logic Module)

ALM-Register sind die Registerbits (Flip-Flops), die in den ALMs enthalten sind und zur Implementierung sequentieller Logik verwendet werden.

Fabric- und I/O-Phasenregelkreise (PLLs)

Fabric- und IO-PLLs werden zur Vereinfachung des Designs und der Implementierung der Taktnetzwerke in der Intel FPGA Fabric sowie der mit den IO-Zellen im Gerät verbundenen Taktnetzwerke verwendet.

Maximaler integrierter Speicher

Die Gesamtkapazität aller eingebetteten Speicherblöcke in der programmierbaren Struktur des Intel FPGA-Geräts.

Blöcke für die digitale Signalverarbeitung (DSP)

Der digitale Signalverarbeitungsblock (DSP) ist der mathematische Baustein in unterstützten Intel FPGA-Geräten und enthält leistungsstarke Multiplikatoren und Akkumulatoren zur Implementierung einer Vielzahl von digitalen Signalverarbeitungsfunktionen.

Format für die digitale Signalverarbeitung (DSP)

Je nach Gerätereihe des Intel FPGA unterstützt der DSP-Block verschiedene Formate wie hartes Gleitkomma, hartes Festkomma, Multiplikation und Akkumulation oder nur Multiplikation.

Festspeichercontroller

Festspeichercontroller werden verwendet, um leistungsstarke externe Speichersysteme zu ermöglichen, die an das Intel FPGA angeschlossen sind. Ein Festspeichercontroller spart im Vergleich zu einem entsprechenden Soft-Memory-Controller Strom und FPGA-Ressourcen und unterstützt einen Betrieb mit höherer Frequenz.

External Memory Interfaces (EMIF)

Die vom Intel FPGA Gerät unterstützten externen Speicherschnittstellenprotokolle.

Maximaler Benutzer I/O-Wert

Die maximale Anzahl von Allzweck-E/A-Pins im Intel FPGA Gerät, im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

I/O-Standards-Unterstützung

Die vom Intel FPGA Gerät unterstützten Standards für die Allzweck-E/A-Schnittstelle.

Maximale LVDS-Paare

Die maximale Anzahl von LVDS die im Intel FPGA Gerät konfiguriert werden können, im größten verfügbaren Paket. Die tatsächliche Anzahl der RX- und TX-LVDS-Paare je nach Paket-Typ finden Sie in der Gerätedokumentation.

Paketoptionen

Intel FPGA Geräte sind in verschiedenen Paketgrößen mit unterschiedlichen E/A- und Transceiver-Zahlen erhältlich, um den Systemanforderungen der Kunden gerecht zu werden.