Intel® Stratix® 10 SX 850 FPGA

Spezifikationen

Ressourcen

I/O-Spezifikationen

Innovative technische Funktionen

Package-Spezifikationen

Zusätzliche Informationen

Aufgabe von Bestellungen und Einhaltung von Vorschriften

Informationen zu Bestellungen und Spezifikationen

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43E1VG

  • MM# 983696
  • Spec-Code SREN8
  • Bestellbezeichnung 1SX085HN1F43E1VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43E2LG

  • MM# 983699
  • Spec-Code SREN9
  • Bestellbezeichnung 1SX085HN1F43E2LG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43E2VG

  • MM# 983701
  • Spec-Code SRENA
  • Bestellbezeichnung 1SX085HN1F43E2VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43I1VG

  • MM# 983704
  • Spec-Code SRENB
  • Bestellbezeichnung 1SX085HN1F43I1VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43I2LG

  • MM# 983713
  • Spec-Code SRENC
  • Bestellbezeichnung 1SX085HN1F43I2LG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43I2VG

  • MM# 983717
  • Spec-Code SREND
  • Bestellbezeichnung 1SX085HN1F43I2VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43E1VG

  • MM# 983718
  • Spec-Code SRENE
  • Bestellbezeichnung 1SX085HN2F43E1VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43E2LG

  • MM# 983719
  • Spec-Code SRENF
  • Bestellbezeichnung 1SX085HN2F43E2LG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43E2VG

  • MM# 983720
  • Spec-Code SRENG
  • Bestellbezeichnung 1SX085HN2F43E2VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I1VG

  • MM# 983721
  • Spec-Code SRENH
  • Bestellbezeichnung 1SX085HN2F43I1VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2LG

  • MM# 983722
  • Spec-Code SRENJ
  • Bestellbezeichnung 1SX085HN2F43I2LG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2VG

  • MM# 983723
  • Spec-Code SRENK
  • Bestellbezeichnung 1SX085HN2F43I2VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E1VG

  • MM# 983724
  • Spec-Code SRENL
  • Bestellbezeichnung 1SX085HN3F43E1VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E2LG

  • MM# 983725
  • Spec-Code SRENM
  • Bestellbezeichnung 1SX085HN3F43E2LG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E2VG

  • MM# 983726
  • Spec-Code SRENN
  • Bestellbezeichnung 1SX085HN3F43E2VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E3VG

  • MM# 983728
  • Spec-Code SRENP
  • Bestellbezeichnung 1SX085HN3F43E3VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E3XG

  • MM# 983729
  • Spec-Code SRENQ
  • Bestellbezeichnung 1SX085HN3F43E3XG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I1VG

  • MM# 983730
  • Spec-Code SRENR
  • Bestellbezeichnung 1SX085HN3F43I1VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I2LG

  • MM# 983731
  • Spec-Code SRENS
  • Bestellbezeichnung 1SX085HN3F43I2LG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I2VG

  • MM# 983732
  • Spec-Code SRENT
  • Bestellbezeichnung 1SX085HN3F43I2VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3VG

  • MM# 983733
  • Spec-Code SRENU
  • Bestellbezeichnung 1SX085HN3F43I3VG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3XG

  • MM# 983734
  • Spec-Code SRENV
  • Bestellbezeichnung 1SX085HN3F43I3XG
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2VGAS

  • MM# 986638
  • Spec-Code SRF06
  • Bestellbezeichnung 1SX085HN2F43I2VGAS
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3VGAS

  • MM# 986639
  • Spec-Code SRF07
  • Bestellbezeichnung 1SX085HN3F43I3VGAS
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2LGAS

  • MM# 999GHJ
  • Spec-Code SRFWH
  • Bestellbezeichnung 1SX085HN2F43I2LGAS
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E3VGAS

  • MM# 999N3R
  • Spec-Code SRGVK
  • Bestellbezeichnung 1SX085HN3F43E3VGAS
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2LGBK

  • MM# 99A7MJ
  • Spec-Code SRKC1
  • Bestellbezeichnung 1SX085HN2F43I2LGBK
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2VGBK

  • MM# 99A7MN
  • Spec-Code SRKC2
  • Bestellbezeichnung 1SX085HN2F43I2VGBK
  • Stepping A1

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3VGBK

  • MM# 99A7MW
  • Spec-Code SRKC3
  • Bestellbezeichnung 1SX085HN3F43I3VGBK
  • Stepping A1

Informationen zur Einhaltung von Handelsvorschriften

  • ECCN 5A002U
  • CCATS G178951
  • US HTS 8542390001

PCN-/MDDS-Informationen

SREN9

SREN8

SRENG

SRENF

SRENE

SRGVK

SREND

SRENC

SRENB

SRENA

SRKC1

SRKC2

SRKC3

SRFWH

SRENN

SRENM

SRENL

SRENK

SRENJ

SRENH

SRENV

SRF07

SRENU

SRF06

SRENT

SRENS

SRENR

SRENQ

SRENP

Treiber und Software

Neueste Treiber und Software

Verfügbare Downloads:
Alle

Name

Einführungsdatum

Das Datum, an dem das Produkt erstmals auf dem Markt eingeführt wurde.

Lithographie

„Lithographie“ bezieht sich auf die Halbleitertechnik, die für die Herstellung einer integrierten Leiterplatine verwendet und in Nanometern (nm) angegeben wird. Dadurch wird der Funktionsumfang des Halbleiters angezeigt.

Logikelemente (LE)

Logikelemente (LEs) sind die kleinsten Logikeinheiten in der Intel® FPGA-Architektur. LEs sind kompakt und bieten erweiterte Funktionen mit effizienter Logiknutzung.

Adaptive Logik-Module (ALM)

Das Adaptive Logic Module (ALM) ist der Logikbaustein in unterstützten Intel FPGA-Geräten und wurde entwickelt, um sowohl die Leistung als auch die Auslastung zu maximieren. Jedes ALM hat mehrere verschiedene Arbeitsweisen und kann eine Vielzahl verschiedener kombinatorischer und sequentieller logischer Funktionen implementieren.

ALM-Register (Adaptive Logic Module)

ALM-Register sind die Registerbits (Flip-Flops), die in den ALMs enthalten sind und zur Implementierung sequentieller Logik verwendet werden.

Fabric- und I/O-Phasenregelkreise (PLLs)

Fabric- und IO-PLLs werden zur Vereinfachung des Designs und der Implementierung der Taktnetzwerke in der Intel FPGA Fabric sowie der mit den IO-Zellen im Gerät verbundenen Taktnetzwerke verwendet.

Maximaler integrierter Speicher

Die Gesamtkapazität aller eingebetteten Speicherblöcke in der programmierbaren Struktur des Intel FPGA-Geräts.

Blöcke für die digitale Signalverarbeitung (DSP)

Der digitale Signalverarbeitungsblock (DSP) ist der mathematische Baustein in unterstützten Intel FPGA-Geräten und enthält leistungsstarke Multiplikatoren und Akkumulatoren zur Implementierung einer Vielzahl von digitalen Signalverarbeitungsfunktionen.

Format für die digitale Signalverarbeitung (DSP)

Je nach Gerätereihe des Intel FPGA unterstützt der DSP-Block verschiedene Formate wie hartes Gleitkomma, hartes Festkomma, Multiplikation und Akkumulation oder nur Multiplikation.

Hard Processor System (HPS)

Das Hard Processor System (HPS) ist ein komplettes Hard-CPU-System, das in der Intel FPGA Fabric enthalten ist.

Festspeichercontroller

Festspeichercontroller werden verwendet, um leistungsstarke externe Speichersysteme zu ermöglichen, die an das Intel FPGA angeschlossen sind. Ein Festspeichercontroller spart im Vergleich zu einem entsprechenden Soft-Memory-Controller Strom und FPGA-Ressourcen und unterstützt einen Betrieb mit höherer Frequenz.

External Memory Interfaces (EMIF)

Die vom Intel FPGA Gerät unterstützten externen Speicherschnittstellenprotokolle.

Maximaler Benutzer I/O-Wert

Die maximale Anzahl von Allzweck-E/A-Pins im Intel FPGA Gerät, im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

I/O-Standards-Unterstützung

Die vom Intel FPGA Gerät unterstützten Standards für die Allzweck-E/A-Schnittstelle.

Maximale LVDS-Paare

Die maximale Anzahl von LVDS die im Intel FPGA Gerät konfiguriert werden können, im größten verfügbaren Paket. Die tatsächliche Anzahl der RX- und TX-LVDS-Paare je nach Paket-Typ finden Sie in der Gerätedokumentation.

Maximale Non-Return to Zero (NRZ) Transceiver

Die maximale Anzahl von NRZ im Intel FPGA Gerät im größten verfügbaren Paket.
† Die tatsächliche Anzahl kann je nach Paket niedriger sein.

Maximale Non-Return to Zero (NRZ) Datenrate

Die maximale NRZ Datenrate, die von den NRZ Transceivern unterstützt wird.
† Die tatsächliche Datenrate kann je nach Transceiver-Geschwindigkeitsklasse niedriger sein.

Transceiver Protocol Hard IP

Hartes geistiges Eigentum, das im Intel FPGA Gerät zur Unterstützung der seriellen Hochgeschwindigkeitstransceiver verfügbar ist. Die Transceiver Protokoll Hard IP spart im Vergleich zur entsprechenden Soft-IP Strom und FPGA-Ressourcen und vereinfacht die Implementierung des seriellen Protokolls.

Hyper-Register

Hyper-Register sind zusätzliche Registerbits (Flip-Flops) im Interconnect einiger Intel FPGA-Gerätereihen, die ein Re-Timing und Pipelining des Interconnects ermöglichen, um eine höhere Taktfrequenz in der FPGA Fabric zu erreichen.

FPGA-Bitstrom-Sicherheit

Je nach Intel FPGA-Gerätereihe stehen verschiedene Sicherheitsfunktionen zur Verfügung, um das Kopieren des Bitstorms des Kunden zu verhindern und Manipulationsversuche am Gerät während des Betriebs zu erkennen.

Paketoptionen

Intel FPGA Geräte sind in verschiedenen Paketgrößen mit unterschiedlichen E/A- und Transceiver-Zahlen erhältlich, um den Systemanforderungen der Kunden gerecht zu werden.