Stratix® V 5SGSD3 FPGA

0 零售商 X

规格

导出规格

基本要素

资源

  • 逻辑元素 (LE) 236000
  • 自适应逻辑模块 (ALM) 89000
  • 自适应逻辑模块 (ALM) 寄存器 356000
  • 结构和 I/O 相锁环路 (PLL) 20
  • 最大嵌入式内存 15.72 Mb
  • 数字信号处理 (DSP) 区块 600
  • 数字信号处理 (DSP) 格式 Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
  • 硬内存控制器
  • 外部内存支持 (EMIF) DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3

I/O 规格

  • 最大用户 I/O 计数 432
  • I/O 标准支持 3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
  • 最大 LVDS 对 216
  • 最大 NRZ 收发器 24
  • 最大 NRZ 数据速率 14.1 Gbps
  • 收发器协议硬 IP PCIe Gen3

封装规格

  • 封装选项 F780, F1152

补充信息

订购与合规

订购与规格信息

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29I2G

  • MM# 999XH4
  • 规格代码 SRHE1
  • 订购号 5SGSMD3E1H29I2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C3G

  • MM# 999XH5
  • 规格代码 SRHE2
  • 订购号 5SGSMD3E2H29C3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3G

  • MM# 999XH6
  • 规格代码 SRHE3
  • 订购号 5SGSMD3E2H29I3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2G

  • MM# 999XHL
  • 规格代码 SRHEE
  • 订购号 5SGSMD3E2H29C2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2G

  • MM# 999XHN
  • 规格代码 SRHEF
  • 订购号 5SGSMD3E2H29I2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2G

  • MM# 999XHR
  • 规格代码 SRHEG
  • 订购号 5SGSMD3E3H29C2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2LG

  • MM# 999XHT
  • 规格代码 SRHEH
  • 订购号 5SGSMD3H1F35C2LG
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3G

  • MM# 999XHV
  • 规格代码 SRHEJ
  • 订购号 5SGSMD3H3F35I3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3LG

  • MM# 999XHW
  • 规格代码 SRHEK
  • 订购号 5SGSMD3H3F35I3LG
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I4G

  • MM# 999XHX
  • 规格代码 SRHEL
  • 订购号 5SGSMD3H3F35I4G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3G

  • MM# 999XJD
  • 规格代码 SRHEY
  • 订购号 5SGSMD3E3H29I3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C1G

  • MM# 999XJF
  • 规格代码 SRHEZ
  • 订购号 5SGSMD3H1F35C1G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2G

  • MM# 999XJG
  • 规格代码 SRHF0
  • 订购号 5SGSMD3H1F35C2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C1G

  • MM# 999XJH
  • 规格代码 SRHF1
  • 订购号 5SGSMD3H2F35C1G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3G

  • MM# 999XJJ
  • 规格代码 SRHF2
  • 订购号 5SGSMD3H2F35I3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C1G

  • MM# 999XJR
  • 规格代码 SRHF7
  • 订购号 5SGSMD3E1H29C1G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3G

  • MM# 999XJX
  • 规格代码 SRHFB
  • 订购号 5SGSMD3E3H29C3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4G

  • MM# 999XK0
  • 规格代码 SRHFD
  • 订购号 5SGSMD3E3H29I4G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2G

  • MM# 999XK1
  • 规格代码 SRHFE
  • 订购号 5SGSMD3E1H29C2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C1G

  • MM# 999XK3
  • 规格代码 SRHFF
  • 订购号 5SGSMD3E2H29C1G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C4G

  • MM# 999XK5
  • 规格代码 SRHFH
  • 订购号 5SGSMD3E3H29C4G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2LG

  • MM# 999XK6
  • 规格代码 SRHFJ
  • 订购号 5SGSMD3H2F35C2LG
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3G

  • MM# 999XKK
  • 规格代码 SRHFU
  • 订购号 5SGSMD3H2F35C3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2G

  • MM# 999XKL
  • 规格代码 SRHFV
  • 订购号 5SGSMD3H2F35I2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3LG

  • MM# 999XKM
  • 规格代码 SRHFW
  • 订购号 5SGSMD3H2F35I3LG
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2G

  • MM# 999XKN
  • 规格代码 SRHFX
  • 订购号 5SGSMD3H3F35C2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2G

  • MM# 999XKZ
  • 规格代码 SRHG3
  • 订购号 5SGSMD3H1F35I2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2G

  • MM# 999XL0
  • 规格代码 SRHG4
  • 订购号 5SGSMD3H2F35C2G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2LG

  • MM# 999XL1
  • 规格代码 SRHG5
  • 订购号 5SGSMD3H2F35I2LG
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2LG

  • MM# 999XL2
  • 规格代码 SRHG6
  • 订购号 5SGSMD3H3F35C2LG
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3G

  • MM# 999XL3
  • 规格代码 SRHG7
  • 订购号 5SGSMD3H3F35C3G
  • 步进 A1

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4G

  • MM# 999XL4
  • 规格代码 SRHG8
  • 订购号 5SGSMD3H3F35C4G
  • 步进 A1

交易合规信息

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

PCN/MDDS 信息

SRHF2

SRHF1

SRHF0

SRHEL

SRHEZ

SRHEY

SRHF7

SRHEK

SRHEJ

SRHEH

SRHEG

SRHEF

SRHEE

SRHE3

SRHG5

SRHE2

SRHG4

SRHE1

SRHG3

SRHFX

SRHFW

SRHG8

SRHFV

SRHG7

SRHFU

SRHG6

SRHFD

SRHFB

SRHFJ

SRHFH

SRHFF

SRHFE

驱动程序和软件

最新驱动程序和软件

可供下载:
全部

名称

Technical Documentation

发行日期

首次推出产品的日期。

光刻

光刻是指用于生产集成电路的半导体技术,采用纳米 (nm) 为计算单位,可表示半导体上设计的功能的大小。

逻辑元素 (LE)

逻辑元素 (LE)是英特尔® FPGA 体系结构中最小的逻辑单元。LE 结构紧凑,提供具有高效逻辑使用的高级功能。