FPGA Cyclone® IV EP4CGX15

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14I7

  • MM# 967171
  • Código de especificação SR606
  • Código de pedido EP4CGX15BF14I7
  • Revisão A1
  • IDs dos conteúdos das MDDS 700604

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14C8

  • MM# 967334
  • Código de especificação SR64Z
  • Código de pedido EP4CGX15BF14C8
  • Revisão A1
  • IDs dos conteúdos das MDDS 699900

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14C6N

  • MM# 970237
  • Código de especificação SR8JD
  • Código de pedido EP4CGX15BF14C6N
  • Revisão A1
  • IDs dos conteúdos das MDDS 696796

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14C7

  • MM# 971178
  • Código de especificação SR9DM
  • Código de pedido EP4CGX15BF14C7
  • Revisão A1
  • IDs dos conteúdos das MDDS 701814

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14I7N

  • MM# 971179
  • Código de especificação SR9DN
  • Código de pedido EP4CGX15BF14I7N
  • Revisão A1
  • IDs dos conteúdos das MDDS 693136

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14C6

  • MM# 971927
  • Código de especificação SRAHQ
  • Código de pedido EP4CGX15BF14C6
  • Revisão A1
  • IDs dos conteúdos das MDDS 695976

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14C7N

  • MM# 971928
  • Código de especificação SRAHR
  • Código de pedido EP4CGX15BF14C7N
  • Revisão A1
  • IDs dos conteúdos das MDDS 694243

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14C8N

  • MM# 971929
  • Código de especificação SRAHS
  • Código de pedido EP4CGX15BF14C8N
  • Revisão A1
  • IDs dos conteúdos das MDDS 697455

Cyclone® IV EP4CGX15 FPGA EP4CGX15BF14A7N

  • MM# 974438
  • Código de especificação SRCH3
  • Código de pedido EP4CGX15BF14A7N
  • Revisão A1
  • IDs dos conteúdos das MDDS 697807

Informações de conformidade da marca

  • ECCN EAR99
  • CCATS NA
  • US HTS 8542390001

Informações sobre PCN

SR9DN

SR8JD

SR9DM

SRCH3

SR606

SR64Z

SRAHS

SRAHR

SRAHQ

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
tudo

Nome

Suporte

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Segurança do fluxo de bits do FPGA

Dependendo da família de dispositivos Intel® FPGA, vários recursos de segurança estão disponíveis para impedir a cópia do fluxo de bits do cliente e detectar tentativas de manipular o dispositivo durante a operação.

Conversor analógico-digital

O conversor analógico-digital é um recurso que converte dados disponível em algumas famílias de dispositivos Intel® FPGA.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.