FPGA Intel® Cyclone® 10 10CL055

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Intel® Cyclone® 10 10CL055 FPGA 10CL055YF484C8G

  • MM# 965566
  • Código de especificação SR4N7
  • Código de pedido 10CL055YF484C8G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699516745535

Intel® Cyclone® 10 10CL055 FPGA 10CL055YU484I7G

  • MM# 967116
  • Código de especificação SR5YQ
  • Código de pedido 10CL055YU484I7G
  • Revisão A1
  • IDs dos conteúdos das MDDS 702192744684

Intel® Cyclone® 10 10CL055 FPGA 10CL055ZF484I8G

  • MM# 967117
  • Código de especificação SR5YR
  • Código de pedido 10CL055ZF484I8G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694210

Intel® Cyclone® 10 10CL055 FPGA 10CL055ZU484I8G

  • MM# 967118
  • Código de especificação SR5YS
  • Código de pedido 10CL055ZU484I8G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694297

Intel® Cyclone® 10 10CL055 FPGA 10CL055YU484C6G

  • MM# 968089
  • Código de especificação SR6SF
  • Código de pedido 10CL055YU484C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694847

Intel® Cyclone® 10 10CL055 FPGA 10CL055YF484C6G

  • MM# 968802
  • Código de especificação SR7D2
  • Código de pedido 10CL055YF484C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 698489

Intel® Cyclone® 10 10CL055 FPGA 10CL055YF484I7G

  • MM# 973652
  • Código de especificação SRBJP
  • Código de pedido 10CL055YF484I7G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699977746309

Intel® Cyclone® 10 10CL055 FPGA 10CL055YU484C8G

  • MM# 973653
  • Código de especificação SRBJQ
  • Código de pedido 10CL055YU484C8G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699585744171

Intel® Cyclone® 10 10CL055 FPGA 10CL055YF484I7P

  • MM# 974707
  • Código de especificação SRC2Y
  • Código de pedido 10CL055YF484I7P
  • Revisão A1
  • IDs dos conteúdos das MDDS 691781

Intel® Cyclone® 10 10CL055 FPGA 10CL055YU484A7G

  • MM# 999A2H
  • Código de especificação SRF4X
  • Código de pedido 10CL055YU484A7G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701149

Informações de conformidade da marca

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informações sobre PCN

SR7D2

SR5YS

SR5YR

SR4N7

SR5YQ

SRC2Y

SRF4X

SR6SF

SRBJQ

SRBJP

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.