FPGA Arria® V 5ASXB3

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C4G

  • MM# 999XDD
  • Código de especificação SRHC0
  • Código de pedido 5ASXBB3D4F31C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725713

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31C5G

  • MM# 999XDF
  • Código de especificação SRHC1
  • Código de pedido 5ASXBB3D4F31C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 696338

Arria® V 5ASXB3 FPGA 5ASXBB3D4F31I5G

  • MM# 999XDG
  • Código de especificação SRHC2
  • Código de pedido 5ASXBB3D4F31I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725738

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C4G

  • MM# 999XDH
  • Código de especificação SRHC3
  • Código de pedido 5ASXBB3D4F35C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725594
  • IDs de conteúdo do PCN 813827

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35C5G

  • MM# 999XDJ
  • Código de especificação SRHC4
  • Código de pedido 5ASXBB3D4F35C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724835
  • IDs de conteúdo do PCN 813827

Arria® V 5ASXB3 FPGA 5ASXBB3D4F35I5G

  • MM# 999XDL
  • Código de especificação SRHC5
  • Código de pedido 5ASXBB3D4F35I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725773
  • IDs de conteúdo do PCN 813827

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C4G

  • MM# 999XDM
  • Código de especificação SRHC6
  • Código de pedido 5ASXBB3D4F40C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725080

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40C5G

  • MM# 999XDN
  • Código de especificação SRHC7
  • Código de pedido 5ASXBB3D4F40C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725302

Arria® V 5ASXB3 FPGA 5ASXBB3D4F40I5G

  • MM# 999XDP
  • Código de especificação SRHC8
  • Código de pedido 5ASXBB3D4F40I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725982

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6G

  • MM# 999XDR
  • Código de especificação SRHC9
  • Código de pedido 5ASXBB3D6F31C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726263

Arria® V 5ASXB3 FPGA 5ASXBB3D6F35C6G

  • MM# 999XDT
  • Código de especificação SRHCA
  • Código de pedido 5ASXBB3D6F35C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725426
  • IDs de conteúdo do PCN 813827

Arria® V 5ASXB3 FPGA 5ASXBB3D6F40C6G

  • MM# 999XDV
  • Código de especificação SRHCB
  • Código de pedido 5ASXBB3D6F40C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726178

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C4G

  • MM# 999XFA
  • Código de especificação SRHCQ
  • Código de pedido 5ASXFB3G4F35C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725330
  • IDs de conteúdo do PCN 813827

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5G

  • MM# 999XFC
  • Código de especificação SRHCR
  • Código de pedido 5ASXFB3G4F35C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725293
  • IDs de conteúdo do PCN 813827813836

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I3G

  • MM# 999XFD
  • Código de especificação SRHCS
  • Código de pedido 5ASXFB3G4F35I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725492
  • IDs de conteúdo do PCN 813827

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35I5G

  • MM# 999XFG
  • Código de especificação SRHCT
  • Código de pedido 5ASXFB3G4F35I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725178
  • IDs de conteúdo do PCN 813827

Arria® V 5ASXB3 FPGA 5ASXFB3G6F35C6G

  • MM# 999XFH
  • Código de especificação SRHCU
  • Código de pedido 5ASXFB3G6F35C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726023

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4G

  • MM# 999XFJ
  • Código de especificação SRHCV
  • Código de pedido 5ASXFB3H4F40C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725220

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C5G

  • MM# 999XFK
  • Código de especificação SRHCW
  • Código de pedido 5ASXFB3H4F40C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726299

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I3G

  • MM# 999XFL
  • Código de especificação SRHCX
  • Código de pedido 5ASXFB3H4F40I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724927

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40I5G

  • MM# 999XFM
  • Código de especificação SRHCY
  • Código de pedido 5ASXFB3H4F40I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724914

Arria® V 5ASXB3 FPGA 5ASXFB3H6F40C6G

  • MM# 999XFN
  • Código de especificação SRHCZ
  • Código de pedido 5ASXFB3H6F40C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725235

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C4G

  • MM# 999XG4
  • Código de especificação SRHDA
  • Código de pedido 5ASXMB3E4F31C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724928

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31C5G

  • MM# 999XG5
  • Código de especificação SRHDB
  • Código de pedido 5ASXMB3E4F31C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725425

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I3G

  • MM# 999XG6
  • Código de especificação SRHDC
  • Código de pedido 5ASXMB3E4F31I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724911

Arria® V 5ASXB3 FPGA 5ASXMB3E4F31I5G

  • MM# 999XG8
  • Código de especificação SRHDD
  • Código de pedido 5ASXMB3E4F31I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724874

Arria® V 5ASXB3 FPGA 5ASXMB3E6F31C6G

  • MM# 999XG9
  • Código de especificação SRHDE
  • Código de pedido 5ASXMB3E6F31C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724894

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C4G

  • MM# 999XGA
  • Código de especificação SRHDF
  • Código de pedido 5ASXMB3G4F40C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725229

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40C5G

  • MM# 999XGC
  • Código de especificação SRHDG
  • Código de pedido 5ASXMB3G4F40C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725950

Arria® V 5ASXB3 FPGA 5ASXMB3G4F40I5G

  • MM# 999XGD
  • Código de especificação SRHDH
  • Código de pedido 5ASXMB3G4F40I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726012745791

Arria® V 5ASXB3 FPGA 5ASXMB3G6F40C6G

  • MM# 999XGF
  • Código de especificação SRHDJ
  • Código de pedido 5ASXMB3G6F40C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725777

Obsoletado e fora de linha

Arria® V 5ASXB3 FPGA 5ASXBB3D6F31C6N

  • MM# 970586
  • Código de especificação SR8U1
  • Código de pedido 5ASXBB3D6F31C6N
  • Revisão A1
  • IDs dos conteúdos das MDDS 693843
  • IDs de conteúdo do PCN 799811810212

Arria® V 5ASXB3 FPGA 5ASXFB3G4F35C5N

  • MM# 970588
  • Código de especificação SR8U3
  • Código de pedido 5ASXFB3G4F35C5N
  • Revisão A1
  • IDs dos conteúdos das MDDS 702073
  • IDs de conteúdo do PCN 799811809994810212

Arria® V 5ASXB3 FPGA 5ASXFB3H4F40C4N

  • MM# 970589
  • Código de especificação SR8U4
  • Código de pedido 5ASXFB3H4F40C4N
  • Revisão A1
  • IDs dos conteúdos das MDDS 696082
  • IDs de conteúdo do PCN 799811810212

Informações de conformidade da marca

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390060

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Sistema de processador rígido (HPS)

O sistema de processador rígido (HPS) é um sistema de CPU rígido completo contido na malha do Intel FPGA.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Segurança do fluxo de bits do FPGA

Dependendo da família de dispositivos Intel® FPGA, vários recursos de segurança estão disponíveis para impedir a cópia do fluxo de bits do cliente e detectar tentativas de manipular o dispositivo durante a operação.

Conversor analógico-digital

O conversor analógico-digital é um recurso que converte dados disponível em algumas famílias de dispositivos Intel® FPGA.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.