FPGA Arria® V 5AGXA5

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Arria® V 5AGXA5 FPGA 5AGXFA5H4F35I3G

  • MM# 967797
  • Código de especificação SR6JC
  • Código de pedido 5AGXFA5H4F35I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 696902
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5G4F35C4G

  • MM# 967816
  • Código de especificação SR6JX
  • Código de pedido 5AGXMA5G4F35C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 695444
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXMA5G4F35I5G

  • MM# 967818
  • Código de especificação SR6JZ
  • Código de pedido 5AGXMA5G4F35I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 698464
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXFA5H4F35I5G

  • MM# 970029
  • Código de especificação SR8CA
  • Código de pedido 5AGXFA5H4F35I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 700095
  • IDs de conteúdo do PCN 801246809994805459

Arria® V 5AGXA5 FPGA 5AGXMA5D4F27C4G

  • MM# 970566
  • Código de especificação SR8TF
  • Código de pedido 5AGXMA5D4F27C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 700121
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5G4F31C5G

  • MM# 984217
  • Código de especificação SRER4
  • Código de pedido 5AGXMA5G4F31C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 702865
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXBA5D4F27C4G

  • MM# 999G0L
  • Código de especificação SRFL0
  • Código de pedido 5AGXBA5D4F27C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699644
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXBA5D4F27C5G

  • MM# 999G0M
  • Código de especificação SRFL1
  • Código de pedido 5AGXBA5D4F27C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 696957
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXBA5D4F27I5G

  • MM# 999G0P
  • Código de especificação SRFL2
  • Código de pedido 5AGXBA5D4F27I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 700519
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXBA5D4F31C4G

  • MM# 999G0R
  • Código de especificação SRFL3
  • Código de pedido 5AGXBA5D4F31C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 697965
  • IDs de conteúdo do PCN 805459809994801246

Arria® V 5AGXA5 FPGA 5AGXBA5D4F31C5G

  • MM# 999G0T
  • Código de especificação SRFL4
  • Código de pedido 5AGXBA5D4F31C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 700792
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXBA5D4F31I5G

  • MM# 999G0V
  • Código de especificação SRFL5
  • Código de pedido 5AGXBA5D4F31I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694540
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXBA5D4F35C4G

  • MM# 999G0W
  • Código de especificação SRFL6
  • Código de pedido 5AGXBA5D4F35C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701254
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXBA5D4F35C5G

  • MM# 999G0X
  • Código de especificação SRFL7
  • Código de pedido 5AGXBA5D4F35C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 692449
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXBA5D4F35I5G

  • MM# 999G0Z
  • Código de especificação SRFL8
  • Código de pedido 5AGXBA5D4F35I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701940
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXBA5D6F27C6G

  • MM# 999G10
  • Código de especificação SRFL9
  • Código de pedido 5AGXBA5D6F27C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 696218
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXBA5D6F31C6G

  • MM# 999G11
  • Código de especificação SRFLA
  • Código de pedido 5AGXBA5D6F31C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701438
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXBA5D6F35C6G

  • MM# 999G12
  • Código de especificação SRFLB
  • Código de pedido 5AGXBA5D6F35C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 695418
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXFA5H4F35C4G

  • MM# 999G2D
  • Código de especificação SRFM9
  • Código de pedido 5AGXFA5H4F35C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 696833
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXFA5H4F35C5G

  • MM# 999G2F
  • Código de especificação SRFMA
  • Código de pedido 5AGXFA5H4F35C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699089
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXFA5H6F35C6G

  • MM# 999G2G
  • Código de especificação SRFMB
  • Código de pedido 5AGXFA5H6F35C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699451
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5D4F27C5G

  • MM# 999G3R
  • Código de especificação SRFN9
  • Código de pedido 5AGXMA5D4F27C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 693632
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5D4F27I3G

  • MM# 999G3T
  • Código de especificação SRFNA
  • Código de pedido 5AGXMA5D4F27I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 698431
  • IDs de conteúdo do PCN 805459809994801246

Arria® V 5AGXA5 FPGA 5AGXMA5D4F27I5G

  • MM# 999G3W
  • Código de especificação SRFNB
  • Código de pedido 5AGXMA5D4F27I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699158
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5D6F27C6G

  • MM# 999G3X
  • Código de especificação SRFNC
  • Código de pedido 5AGXMA5D6F27C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 697845
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5G4F31C4G

  • MM# 999G3Z
  • Código de especificação SRFND
  • Código de pedido 5AGXMA5G4F31C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 702382
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5G4F31I3G

  • MM# 999G40
  • Código de especificação SRFNE
  • Código de pedido 5AGXMA5G4F31I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 698251
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5G4F31I5G

  • MM# 999G41
  • Código de especificação SRFNF
  • Código de pedido 5AGXMA5G4F31I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 691725
  • IDs de conteúdo do PCN 809994801246805459

Arria® V 5AGXA5 FPGA 5AGXMA5G4F35C5G

  • MM# 999G42
  • Código de especificação SRFNG
  • Código de pedido 5AGXMA5G4F35C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 692826
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5G6F31C6G

  • MM# 999G43
  • Código de especificação SRFNH
  • Código de pedido 5AGXMA5G6F31C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 692227
  • IDs de conteúdo do PCN 801246805459809994

Arria® V 5AGXA5 FPGA 5AGXMA5G6F35C6G

  • MM# 999G44
  • Código de especificação SRFNJ
  • Código de pedido 5AGXMA5G6F35C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 702872
  • IDs de conteúdo do PCN 801246809994805459

Informações de conformidade da marca

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390060

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Segurança do fluxo de bits do FPGA

Dependendo da família de dispositivos Intel® FPGA, vários recursos de segurança estão disponíveis para impedir a cópia do fluxo de bits do cliente e detectar tentativas de manipular o dispositivo durante a operação.

Conversor analógico-digital

O conversor analógico-digital é um recurso que converte dados disponível em algumas famílias de dispositivos Intel® FPGA.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.