FPGA Arria® V 5AGXA1

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Arria® V 5AGXA1 FPGA 5AGXBA1D6F27C6G

  • MM# 967783
  • Código de especificação SR6HY
  • Código de pedido 5AGXBA1D6F27C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 698539

Arria® V 5AGXA1 FPGA 5AGXBA1D4F27C4G

  • MM# 999G03
  • Código de especificação SRFKL
  • Código de pedido 5AGXBA1D4F27C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694939

Arria® V 5AGXA1 FPGA 5AGXBA1D4F27C5G

  • MM# 999G04
  • Código de especificação SRFKM
  • Código de pedido 5AGXBA1D4F27C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 692467

Arria® V 5AGXA1 FPGA 5AGXBA1D4F27I5G

  • MM# 999G05
  • Código de especificação SRFKN
  • Código de pedido 5AGXBA1D4F27I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701064

Arria® V 5AGXA1 FPGA 5AGXBA1D4F31C4G

  • MM# 999G06
  • Código de especificação SRFKP
  • Código de pedido 5AGXBA1D4F31C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 746479695088

Arria® V 5AGXA1 FPGA 5AGXBA1D4F31C5G

  • MM# 999G07
  • Código de especificação SRFKQ
  • Código de pedido 5AGXBA1D4F31C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 702637

Arria® V 5AGXA1 FPGA 5AGXBA1D4F31I5G

  • MM# 999G08
  • Código de especificação SRFKR
  • Código de pedido 5AGXBA1D4F31I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694477

Arria® V 5AGXA1 FPGA 5AGXBA1D6F31C6G

  • MM# 999G0A
  • Código de especificação SRFKS
  • Código de pedido 5AGXBA1D6F31C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 698093

Arria® V 5AGXA1 FPGA 5AGXMA1D4F27C4G

  • MM# 999G34
  • Código de especificação SRFMT
  • Código de pedido 5AGXMA1D4F27C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 700223

Arria® V 5AGXA1 FPGA 5AGXMA1D4F27C5G

  • MM# 999G35
  • Código de especificação SRFMU
  • Código de pedido 5AGXMA1D4F27C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701861

Arria® V 5AGXA1 FPGA 5AGXMA1D4F27I3G

  • MM# 999G36
  • Código de especificação SRFMV
  • Código de pedido 5AGXMA1D4F27I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 696867

Arria® V 5AGXA1 FPGA 5AGXMA1D4F27I5G

  • MM# 999G37
  • Código de especificação SRFMW
  • Código de pedido 5AGXMA1D4F27I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 745789695243

Arria® V 5AGXA1 FPGA 5AGXMA1D4F31C4G

  • MM# 999G38
  • Código de especificação SRFMX
  • Código de pedido 5AGXMA1D4F31C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 693631

Arria® V 5AGXA1 FPGA 5AGXMA1D4F31I3G

  • MM# 999G39
  • Código de especificação SRFMY
  • Código de pedido 5AGXMA1D4F31I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694813

Arria® V 5AGXA1 FPGA 5AGXMA1D4F31I5G

  • MM# 999G3A
  • Código de especificação SRFMZ
  • Código de pedido 5AGXMA1D4F31I5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701152

Arria® V 5AGXA1 FPGA 5AGXMA1D6F27C6G

  • MM# 999G3C
  • Código de especificação SRFN0
  • Código de pedido 5AGXMA1D6F27C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699040

Arria® V 5AGXA1 FPGA 5AGXMA1D6F31C6G

  • MM# 999G3D
  • Código de especificação SRFN1
  • Código de pedido 5AGXMA1D6F31C6G
  • Revisão A1
  • IDs dos conteúdos das MDDS 701029

Arria® V 5AGXA1 FPGA 5AGXMA1D4F31C5G

  • MM# 999G56
  • Código de especificação SRFPB
  • Código de pedido 5AGXMA1D4F31C5G
  • Revisão A1
  • IDs dos conteúdos das MDDS 692557

Informações de conformidade da marca

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Informações sobre PCN

SRFMZ

SRFMY

SRFMX

SRFMW

SRFMV

SRFPB

SRFKS

SRFMU

SRFKR

SRFMT

SRFKQ

SRFKP

SRFKN

SRFN1

SRFKM

SRFN0

SR6HY

SRFKL

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Segurança do fluxo de bits do FPGA

Dependendo da família de dispositivos Intel® FPGA, vários recursos de segurança estão disponíveis para impedir a cópia do fluxo de bits do cliente e detectar tentativas de manipular o dispositivo durante a operação.

Conversor analógico-digital

O conversor analógico-digital é um recurso que converte dados disponível em algumas famílias de dispositivos Intel® FPGA.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.