FPGA Stratix® V 5SGXB5

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Stratix® V 5SGXB5 FPGA 5SGXEB5R1F40C2LG

  • MM# 999Z11
  • Código de especificação SRHQ8
  • Código de pedido 5SGXEB5R1F40C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725621

Stratix® V 5SGXB5 FPGA 5SGXEB5R1F40I2G

  • MM# 999Z12
  • Código de especificação SRHQ9
  • Código de pedido 5SGXEB5R1F40I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726091

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40C2G

  • MM# 999Z24
  • Código de especificação SRHR3
  • Código de pedido 5SGXEB5R2F40C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725170

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40C2G

  • MM# 999Z27
  • Código de especificação SRHR6
  • Código de pedido 5SGXEB5R3F40C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725923

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40I3G

  • MM# 999Z28
  • Código de especificação SRHR7
  • Código de pedido 5SGXEB5R3F40I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724852

Stratix® V 5SGXB5 FPGA 5SGXEB5R1F40C1G

  • MM# 999Z2L
  • Código de especificação SRHRG
  • Código de pedido 5SGXEB5R1F40C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724812

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40C1G

  • MM# 999Z98
  • Código de especificação SRHW1
  • Código de pedido 5SGXEB5R2F40C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725638

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40C2LG

  • MM# 999Z99
  • Código de especificação SRHW2
  • Código de pedido 5SGXEB5R2F40C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725881

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40I3G

  • MM# 999Z9C
  • Código de especificação SRHW3
  • Código de pedido 5SGXEB5R2F40I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724963

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40C2LG

  • MM# 999Z9J
  • Código de especificação SRHW8
  • Código de pedido 5SGXEB5R3F40C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725210

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40C4G

  • MM# 999Z9K
  • Código de especificação SRHW9
  • Código de pedido 5SGXEB5R3F40C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726049

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40I4G

  • MM# 999Z9L
  • Código de especificação SRHWA
  • Código de pedido 5SGXEB5R3F40I4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726226

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40C1G

  • MM# 999ZCL
  • Código de especificação SRHXS
  • Código de pedido 5SGXMB5R2F40C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726208

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40C2G

  • MM# 999ZCM
  • Código de especificação SRHXT
  • Código de pedido 5SGXMB5R2F40C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724839

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40I2LG

  • MM# 999ZCP
  • Código de especificação SRHXU
  • Código de pedido 5SGXMB5R2F40I2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725944

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40I3G

  • MM# 999ZCR
  • Código de especificação SRHXV
  • Código de pedido 5SGXMB5R2F40I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725588

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40I3LG

  • MM# 999ZCT
  • Código de especificação SRHXW
  • Código de pedido 5SGXMB5R2F40I3LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725650

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40I4G

  • MM# 999ZF1
  • Código de especificação SRHYS
  • Código de pedido 5SGXMB5R3F40I4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724838

Stratix® V 5SGXB5 FPGA 5SGXEB5R1F40C2G

  • MM# 999ZG1
  • Código de especificação SRHZJ
  • Código de pedido 5SGXEB5R1F40C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726041

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40C3G

  • MM# 999ZGD
  • Código de especificação SRHZU
  • Código de pedido 5SGXEB5R2F40C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724868

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40I2G

  • MM# 999ZGG
  • Código de especificação SRHZV
  • Código de pedido 5SGXEB5R2F40I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725453

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40I2LG

  • MM# 999ZGH
  • Código de especificação SRHZW
  • Código de pedido 5SGXEB5R2F40I2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725109

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40I3LG

  • MM# 999ZGJ
  • Código de especificação SRHZX
  • Código de pedido 5SGXEB5R2F40I3LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 724924

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40C3G

  • MM# 999ZGM
  • Código de especificação SRJ00
  • Código de pedido 5SGXEB5R3F40C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725968

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40I3LG

  • MM# 999ZGN
  • Código de especificação SRJ01
  • Código de pedido 5SGXEB5R3F40I3LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 726004

Stratix® V 5SGXB5 FPGA 5SGXMB5R1F40C2LG

  • MM# 999ZK2
  • Código de especificação SRJ1T
  • Código de pedido 5SGXMB5R1F40C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725280

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40C3G

  • MM# 999ZK5
  • Código de especificação SRJ1W
  • Código de pedido 5SGXMB5R2F40C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725204

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40C2LG

  • MM# 999ZK6
  • Código de especificação SRJ1X
  • Código de pedido 5SGXMB5R3F40C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 726224

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40C3G

  • MM# 999ZK7
  • Código de especificação SRJ1Y
  • Código de pedido 5SGXMB5R3F40C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725806

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40I3G

  • MM# 999ZK8
  • Código de especificação SRJ1Z
  • Código de pedido 5SGXMB5R3F40I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725626

Stratix® V 5SGXB5 FPGA 5SGXMB5R1F40C1G

  • MM# 999ZMA
  • Código de especificação SRJ3J
  • Código de pedido 5SGXMB5R1F40C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726283

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40C2LG

  • MM# 999ZMD
  • Código de especificação SRJ3L
  • Código de pedido 5SGXMB5R2F40C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 724775

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40C2G

  • MM# 999ZMH
  • Código de especificação SRJ3P
  • Código de pedido 5SGXMB5R3F40C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725589

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40C4G

  • MM# 999ZMJ
  • Código de especificação SRJ3Q
  • Código de pedido 5SGXMB5R3F40C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725907

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40I3LG

  • MM# 999ZMK
  • Código de especificação SRJ3R
  • Código de pedido 5SGXMB5R3F40I3LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 726047

Stratix® V 5SGXB5 FPGA 5SGXMB5R1F40C2G

  • MM# 999ZTA
  • Código de especificação SRJ6J
  • Código de pedido 5SGXMB5R1F40C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725134

Stratix® V 5SGXB5 FPGA 5SGXMB5R1F40I2G

  • MM# 999ZTC
  • Código de especificação SRJ6K
  • Código de pedido 5SGXMB5R1F40I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725343

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F40I2G

  • MM# 999ZTF
  • Código de especificação SRJ6M
  • Código de pedido 5SGXMB5R2F40I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725417

Obsoletado e fora de linha

Stratix® V 5SGXB5 FPGA 5SGXEB5R1F40C2L

  • MM# 969076
  • Código de especificação SR7M3
  • Código de pedido 5SGXEB5R1F40C2L
  • Revisão A1
  • IDs dos conteúdos das MDDS 694500

Stratix® V 5SGXB5 FPGA 5SGXEB5R1F43C2LN

  • MM# 969078
  • Código de especificação SR7M5
  • Código de pedido 5SGXEB5R1F43C2LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 694042

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40C3N

  • MM# 969080
  • Código de especificação SR7M7
  • Código de pedido 5SGXEB5R2F40C3N
  • Revisão A1
  • IDs dos conteúdos das MDDS 693851

Stratix® V 5SGXB5 FPGA 5SGXEB5R1F43I2N

  • MM# 969081
  • Código de especificação SR7M6
  • Código de pedido 5SGXEB5R1F43I2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 696048

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40I3LN

  • MM# 969084
  • Código de especificação SR7M8
  • Código de pedido 5SGXEB5R2F40I3LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 698959

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F43I3LN

  • MM# 969086
  • Código de especificação SR7MD
  • Código de pedido 5SGXEB5R3F43I3LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 702269

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F43C2N

  • MM# 969253
  • Código de especificação SR7SA
  • Código de pedido 5SGXMB5R3F43C2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 699583

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F43I3N

  • MM# 969256
  • Código de especificação SR7SB
  • Código de pedido 5SGXMB5R3F43I3N
  • Revisão A1
  • IDs dos conteúdos das MDDS 696596

Stratix® V 5SGXB5 FPGA 5SGXMB5R1F40C2N

  • MM# 969356
  • Código de especificação SR7VB
  • Código de pedido 5SGXMB5R1F40C2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 699632

Stratix® V 5SGXB5 FPGA 5SGXMB5R1F40I2N

  • MM# 969358
  • Código de especificação SR7VC
  • Código de pedido 5SGXMB5R1F40I2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 698529

Stratix® V 5SGXB5 FPGA 5SGXMB5R2F43I3LN

  • MM# 969359
  • Código de especificação SR7VE
  • Código de pedido 5SGXMB5R2F43I3LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 701805

Stratix® V 5SGXB5 FPGA 5SGXMB5R3F40C2LN

  • MM# 969362
  • Código de especificação SR7VF
  • Código de pedido 5SGXMB5R3F40C2LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 698629

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40C2L

  • MM# 970485
  • Código de especificação SR8R2
  • Código de pedido 5SGXEB5R2F40C2L
  • Revisão A1
  • IDs dos conteúdos das MDDS 693175

Stratix® V 5SGXB5 FPGA 5SGXEB5R2F40C2LN

  • MM# 970486
  • Código de especificação SR8R3
  • Código de pedido 5SGXEB5R2F40C2LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 698144

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40C2L

  • MM# 970488
  • Código de especificação SR8R5
  • Código de pedido 5SGXEB5R3F40C2L
  • Revisão A1
  • IDs dos conteúdos das MDDS 700445

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F40C3N

  • MM# 970489
  • Código de especificação SR8R6
  • Código de pedido 5SGXEB5R3F40C3N
  • Revisão A1
  • IDs dos conteúdos das MDDS 693457

Stratix® V 5SGXB5 FPGA 5SGXEB5R3F43C2LN

  • MM# 970491
  • Código de especificação SR8R8
  • Código de pedido 5SGXEB5R3F43C2LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 700625

Informações de conformidade da marca

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

Informações sobre PCN

SR7M3

SRHRG

SRHZJ

SRHYS

SRHR7

SRHR6

SRHR3

SRHQ9

SRHQ8

SR8R8

SR8R6

SR8R5

SR8R3

SR8R2

SR7SB

SRHXV

SRJ3P

SR7SA

SRHXU

SRJ3Q

SRHXT

SRJ3R

SRHXS

SRJ00

SRJ01

SRJ3J

SRJ3L

SRHXW

SR7VE

SR7VC

SR7VB

SRJ6K

SRJ6M

SR7VF

SRHWA

SRJ6J

SRJ1W

SRJ1X

SRJ1Y

SRJ1Z

SRHZX

SRHZW

SRHW3

SRHZV

SRHW2

SRHZU

SR7M8

SRHW1

SR7M7

SR7M6

SRJ1T

SR7M5

SR7MD

SRHW9

SRHW8

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.