FPGA Stratix® V 5SGSD3

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29I2G

  • MM# 999XH4
  • Código de especificação SRHE1
  • Código de pedido 5SGSMD3E1H29I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 698717
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C3G

  • MM# 999XH5
  • Código de especificação SRHE2
  • Código de pedido 5SGSMD3E2H29C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699130
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3G

  • MM# 999XH6
  • Código de especificação SRHE3
  • Código de pedido 5SGSMD3E2H29I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 695093
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2G

  • MM# 999XHL
  • Código de especificação SRHEE
  • Código de pedido 5SGSMD3E2H29C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694037
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2G

  • MM# 999XHN
  • Código de especificação SRHEF
  • Código de pedido 5SGSMD3E2H29I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699187
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2G

  • MM# 999XHR
  • Código de especificação SRHEG
  • Código de pedido 5SGSMD3E3H29C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 697841
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2LG

  • MM# 999XHT
  • Código de especificação SRHEH
  • Código de pedido 5SGSMD3H1F35C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725274
  • IDs de conteúdo do PCN 813827798993

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3G

  • MM# 999XHV
  • Código de especificação SRHEJ
  • Código de pedido 5SGSMD3H3F35I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724878
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I3LG

  • MM# 999XHW
  • Código de especificação SRHEK
  • Código de pedido 5SGSMD3H3F35I3LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725774
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35I4G

  • MM# 999XHX
  • Código de especificação SRHEL
  • Código de pedido 5SGSMD3H3F35I4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725315
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I3G

  • MM# 999XJD
  • Código de especificação SRHEY
  • Código de pedido 5SGSMD3E3H29I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699843
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C1G

  • MM# 999XJF
  • Código de especificação SRHEZ
  • Código de pedido 5SGSMD3H1F35C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725790
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2G

  • MM# 999XJG
  • Código de especificação SRHF0
  • Código de pedido 5SGSMD3H1F35C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726323
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C1G

  • MM# 999XJH
  • Código de especificação SRHF1
  • Código de pedido 5SGSMD3H2F35C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725819
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3G

  • MM# 999XJJ
  • Código de especificação SRHF2
  • Código de pedido 5SGSMD3H2F35I3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726190
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C1G

  • MM# 999XJR
  • Código de especificação SRHF7
  • Código de pedido 5SGSMD3E1H29C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 697086
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3G

  • MM# 999XJX
  • Código de especificação SRHFB
  • Código de pedido 5SGSMD3E3H29C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694679
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4G

  • MM# 999XK0
  • Código de especificação SRHFD
  • Código de pedido 5SGSMD3E3H29I4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 699684
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2G

  • MM# 999XK1
  • Código de especificação SRHFE
  • Código de pedido 5SGSMD3E1H29C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 694668
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C1G

  • MM# 999XK3
  • Código de especificação SRHFF
  • Código de pedido 5SGSMD3E2H29C1G
  • Revisão A1
  • IDs dos conteúdos das MDDS 695144
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C4G

  • MM# 999XK5
  • Código de especificação SRHFH
  • Código de pedido 5SGSMD3E3H29C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 700467
  • IDs de conteúdo do PCN 798993

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2LG

  • MM# 999XK6
  • Código de especificação SRHFJ
  • Código de pedido 5SGSMD3H2F35C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 724848
  • IDs de conteúdo do PCN 813827798993

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3G

  • MM# 999XKK
  • Código de especificação SRHFU
  • Código de pedido 5SGSMD3H2F35C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724866
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2G

  • MM# 999XKL
  • Código de especificação SRHFV
  • Código de pedido 5SGSMD3H2F35I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 724925
  • IDs de conteúdo do PCN 813827798993

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I3LG

  • MM# 999XKM
  • Código de especificação SRHFW
  • Código de pedido 5SGSMD3H2F35I3LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 726238
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2G

  • MM# 999XKN
  • Código de especificação SRHFX
  • Código de pedido 5SGSMD3H3F35C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726074
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2G

  • MM# 999XKZ
  • Código de especificação SRHG3
  • Código de pedido 5SGSMD3H1F35I2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725358
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C2G

  • MM# 999XL0
  • Código de especificação SRHG4
  • Código de pedido 5SGSMD3H2F35C2G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725489
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2LG

  • MM# 999XL1
  • Código de especificação SRHG5
  • Código de pedido 5SGSMD3H2F35I2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725348
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2LG

  • MM# 999XL2
  • Código de especificação SRHG6
  • Código de pedido 5SGSMD3H3F35C2LG
  • Revisão A1
  • IDs dos conteúdos das MDDS 725672
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3G

  • MM# 999XL3
  • Código de especificação SRHG7
  • Código de pedido 5SGSMD3H3F35C3G
  • Revisão A1
  • IDs dos conteúdos das MDDS 725877
  • IDs de conteúdo do PCN 798993813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4G

  • MM# 999XL4
  • Código de especificação SRHG8
  • Código de pedido 5SGSMD3H3F35C4G
  • Revisão A1
  • IDs dos conteúdos das MDDS 726281
  • IDs de conteúdo do PCN 798993813827

Obsoletado e fora de linha

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2N

  • MM# 969565
  • Código de especificação SR80F
  • Código de pedido 5SGSMD3E1H29C2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 700496
  • IDs de conteúdo do PCN 799811810212806724

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2LN

  • MM# 969566
  • Código de especificação SR80G
  • Código de pedido 5SGSMD3E2H29C2LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 696601
  • IDs de conteúdo do PCN 799811810212813836

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I2LN

  • MM# 969567
  • Código de especificação SR80H
  • Código de pedido 5SGSMD3E2H29I2LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 692336
  • IDs de conteúdo do PCN 799811810212

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3N

  • MM# 969568
  • Código de especificação SR80J
  • Código de pedido 5SGSMD3E2H29I3N
  • Revisão A1
  • IDs dos conteúdos das MDDS 701664
  • IDs de conteúdo do PCN 799811810212

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C3N

  • MM# 969570
  • Código de especificação SR80L
  • Código de pedido 5SGSMD3E3H29C3N
  • Revisão A1
  • IDs dos conteúdos das MDDS 697426
  • IDs de conteúdo do PCN 799811810212813836

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29I4N

  • MM# 969572
  • Código de especificação SR80N
  • Código de pedido 5SGSMD3E3H29I4N
  • Revisão A1
  • IDs dos conteúdos das MDDS 695544
  • IDs de conteúdo do PCN 799811810212813834

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35I2N

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C3N

  • MM# 969575
  • Código de especificação SR80R
  • Código de pedido 5SGSMD3H3F35C3N
  • Revisão A1
  • IDs dos conteúdos das MDDS 701705
  • IDs de conteúdo do PCN 813827799811810212813834

Stratix® V 5SGSD3 FPGA 5SGSMD3E1H29C2L

  • MM# 969784
  • Código de especificação SR86W
  • Código de pedido 5SGSMD3E1H29C2L
  • Revisão A1
  • IDs dos conteúdos das MDDS 697033
  • IDs de conteúdo do PCN 809780

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35C2N

  • MM# 969787
  • Código de especificação SR86Z
  • Código de pedido 5SGSMD3H1F35C2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 700675
  • IDs de conteúdo do PCN 799811810212806724813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C2N

  • MM# 969789
  • Código de especificação SR871
  • Código de pedido 5SGSMD3H3F35C2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 700605
  • IDs de conteúdo do PCN 799811810212813827

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29C2L

  • MM# 970675
  • Código de especificação SR8WN
  • Código de pedido 5SGSMD3E2H29C2L
  • Revisão A1
  • IDs dos conteúdos das MDDS 694268
  • IDs de conteúdo do PCN 809780

Stratix® V 5SGSD3 FPGA 5SGSMD3E2H29I3LN

  • MM# 970678
  • Código de especificação SR8WR
  • Código de pedido 5SGSMD3E2H29I3LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 695228
  • IDs de conteúdo do PCN 799811810212813836

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2L

  • MM# 970679
  • Código de especificação SR8WS
  • Código de pedido 5SGSMD3E3H29C2L
  • Revisão A1
  • IDs dos conteúdos das MDDS 693409
  • IDs de conteúdo do PCN 809780813834

Stratix® V 5SGSD3 FPGA 5SGSMD3E3H29C2LN

  • MM# 970680
  • Código de especificação SR8WT
  • Código de pedido 5SGSMD3E3H29C2LN
  • Revisão A1
  • IDs dos conteúdos das MDDS 697296
  • IDs de conteúdo do PCN 810212799811

Stratix® V 5SGSD3 FPGA 5SGSMD3H1F35I2N

  • MM# 970682
  • Código de especificação SR8WV
  • Código de pedido 5SGSMD3H1F35I2N
  • Revisão A1
  • IDs dos conteúdos das MDDS 702516
  • IDs de conteúdo do PCN 799811810212813827

Stratix® V 5SGSD3 FPGA 5SGSMD3H2F35C3N

  • MM# 970683
  • Código de especificação SR8WW
  • Código de pedido 5SGSMD3H2F35C3N
  • Revisão A1
  • IDs dos conteúdos das MDDS 699854
  • IDs de conteúdo do PCN 813827799811810212

Stratix® V 5SGSD3 FPGA 5SGSMD3H3F35C4N

  • MM# 970684
  • Código de especificação SR8WX
  • Código de pedido 5SGSMD3H3F35C4N
  • Revisão A1
  • IDs dos conteúdos das MDDS 698507
  • IDs de conteúdo do PCN 813827799811810212813836

Informações de conformidade da marca

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390060

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.