インテル® 82563EB ギガビット・イーサネット PHY

仕様

ネットワークの仕様

  • ポート構成 Dual
  • システム・インターフェイス・タイプ GLCI/LCI
  • NC サイドバンド・インターフェイス いいえ
  • ジャンボフレーム対応 はい

パッケージの仕様

  • パッケージサイズ 14x14mm

コネクティビティー向けインテル® バーチャライゼーション・テクノロジー

オーダーとコンプライアンス情報

製造・販売終了

Intel® 82563EB Gigabit Ethernet PHY, Dual Port, Pb-Free 2LI, TQFP, Tape

  • MM# 864991
  • スペックコード SL7WG
  • オーダーコード HY82563EB
  • ステッピング C0
  • MDDS コンテンツ ID 708535

Intel® 82563EB Gigabit Ethernet PHY, Dual Port, Pb-Free 2LI, TQFP, Tray

  • MM# 864999
  • オーダーコード HY82563EB
  • ステッピング C0
  • MDDS コンテンツ ID 708535

トレード・コンプライアンス情報

  • ECCN 5A991
  • CCATS NA
  • US HTS 8542310001

製品仕様変更通知 (PCN) 情報

ドライバーおよびソフトウェア

最新ドライバーとソフトウェア

利用可能なダウンロード:
すべて

名前

インテル® イーサネット アダプター用アダプター・ユーザーガイド

インテル® Network Adapters管理ツール

インテル® イーサネット 製品リリースノート

Linux* でのPCIe *インテルギガビットイーサネットネットワーク接続用のインテル®ネットワークアダプタドライバ - 最終リリース

MS-DOS * 用インテル® イーサネット アダプタ ドライバ - 最終リリース

インテル® 1/10 GbE コントローラでの TCP-IPv6 チェックサムオフロード機能の無効化

サポート

発売日

製品が初めて導入された日。

製造終了予定日

製造終了予定日とは、製品が製造終了プロセスを開始する推定時期です。製造終了プロセスの開始とともに発表される製品の生産および出荷終了に関する通知 (PDN) は、製造終了の全キーマイルストーンの詳細を含みます。事業単位の中には、製造終了タイムラインの詳細について、PDN が発表される前に連絡を受ける場合があります。製造終了タイムラインおよび製品寿命の延長オプションに関する情報は、インテルの担当者までお問い合わせください。

リソグラフィー

リソグラフィーとは、集積回路の製造に使われる半導体技術のことです。プロセスの微細度を表す単位はナノメートル (nm) です。この値から、半導体に組込まれている機能サイズが分かります。

TDP

熱設計電力 (TDP) は、プロセッサーが、インテルが定義した複雑なワークロードの下で、すべてのコアがアクティブな状態で、ベース動作周波数で動作しているときに消費する平均電力をワット単位で表したものです。サーマル・ソリューションの要件については、データシートを参照してください。

最大動作温度

これは、温度センサーによって報告される最大動作温度です。瞬時温度は、短時間この値を超える場合があります。注: 観測可能な最高温度はシステムベンダーによって設定可能であり、設計固有のものである可能性があります。

フレキシブル・ポート・パーティショニング

フレキシブル・ポート・パーティショニング (FPP) テクノロジーは、業界標準の PCI SIG SR-IOV を使用して物理的なイーサネット・デバイスを複数の仮想デバイスに効率的に分割し、各プロセスを仮想機能に割り当てて帯域幅を公正に分配することでサービス品質を確保します。

仮想マシンデバイスキュー (VMDq)

バーチャル・マシン・デバイス・キュー (VMDq) は、VMM (バーチャル・マシン・モニター) で行われる切り替えの一部を、この機能用に特別に設計されたネットワーク・ハードウェアに移すように設計されたテクノロジーです。VMDq は、VMM での I/O 切り替えに関連するオーバーヘッドを劇的に低減します。これにより、スループットと全体的なシステム・パフォーマンスが大幅に改善されます。

PCI-SIG* SR-IOV 対応

シングルルート I/O 仮想化 (SR-IOV) には、本来 (直接的に) 複数の仮想マシン間で 1 つの I/O リソースを共有する機能が備わっています。SR-IOV は、シングルルート機能 (例えば 1 つのイーサネット・ポート) が複数の個別の物理デバイスとして見えるメカニズムを提供します。

Fiber Channel over Ethernet

Fibre Channel over Ethernet (FCoE) は、イーサネット・ネットワーク上でファイバー・チャネル・フレームをカプセル化します。これにより、ファイバーチャネルは、ファイバー・チャネル・プロトコルはそのままで、10 ギガビット・イーサネット・ネットワーク (またはより高速なネットワーク) を使用できるようになります。

MACsec IEEE 802.1 AE

802.1AE は IEEE MAC Security (MACsec) 規格で、メディアアクセスに依存しないプロトコルに対してコネクションレス・データの機密性と整合性を規定します。

IEEE 1588

IEEE 1588 は、Precision Time Protocol (PTP) とも呼ばれ、コンピューター・ネットワーク全体でクロックを同期するために使用されるプロトコルです。これはローカル・エリア・ネットワークではサブマイクロ秒単位のクロック精度を実現するため、測定や制御システムに適しています。

IWARP/RDMA

iWARP は、イーサネットを介したリモート・ダイレクト・メモリー・アクセス (RDMA) により、データセンターに統合された、低レイテンシーのファブリック・サービスを提供します。低レイテンシーを提供する主要な iWARP コンポーネントとして、Kernel Bypass、Direct Data Placement、および Transport Acceleration があります。

インテル® データダイレクト I/O テクノロジー

インテル® データ・ダイレクト I/O (DDIO) テクノロジーは、I/O デバイスからのデータ配信とデータ消費に対する I/O データ処理効率を改善するプラットフォーム・テクノロジーです。インテル DDIO によってインテル® サーバーアダプターやコントローラーは、迂回せずにシステムメモリー経由でプロセッサー・キャッシュと直接通信するため、レイテンシーの削減、システム I/O 帯域幅の拡張、および電力消費の削減が実現されます。